Главная страница  |  Описание сайта  |  Контакты
ДЕМОДУЛЯТОР БАЛАНСНО-МОДУЛИРОВАННЫХ КОЛЕБАНИЙ
ДЕМОДУЛЯТОР БАЛАНСНО-МОДУЛИРОВАННЫХ КОЛЕБАНИЙ

ДЕМОДУЛЯТОР БАЛАНСНО-МОДУЛИРОВАННЫХ КОЛЕБАНИЙ

Патент Российской Федерации
Суть изобретения: Использование: в радиотехнике и автоматике. Сущность изобретения: в демодуляторе балансно-модулированных колебаний, содержащем синхронный детектор 1, первый и второй амплитудные формирователи 6 и 7, введены D-триггер 9 и полусумматор 4, что позволяет повысить надежность и точность демодуляции в широком диапазоне несущей частоты. 1 ил.
Поиск по сайту

1. С помощью поисковых систем

   С помощью Google:    

   С помощью Яндекс:  

2. Экспресс-поиск по номеру патента


введите номер патента (7 цифр)

3. По номеру патента и году публикации

2000000 ... 2099999   (1994-1997 гг.)

2100000 ... 2199999   (1997-2003 гг.)
Номер патента: 2006177
Класс(ы) патента: H03D1/00, H03D13/00
Номер заявки: 4730663/09
Дата подачи заявки: 15.08.1989
Дата публикации: 15.01.1994
Заявитель(и): Научно-производственное объединение автоматики
Автор(ы): Попов В.Ф.
Патентообладатель(и): Научно-производственное объединение автоматики
Описание изобретения: Изобретение относится к радиотехнике и автоматике и может использоваться для построения прецизионных широкополосных детекторов балансно-модулированных сигналов.
Цель изобретения - повышение надежности и точности демодуляции в широком диапазоне несущей частоты.
На чертеже представлена электрическая схема демодулятора балансно-модулированных колебаний.
Демодулятор содержит синхронный детектор 1, вход которого соединен с входом демодулируемого сигнала 2, а выход соединен с выходом 3 демодулированного сигнала демодулятора, вход опорного сигнала синхронного детектора 1 присоединен к выходу полусумматора 4, первый вход которого соединен с первым входом блока 5 фазового рассогласования и с выходом первого амплитудного формирователя 6, вход которого присоединен к входу 2 демодулятора, а второй вход полусумматора 4 соединен с выходом блока 5 фазового рассогласования, второй вход которого присоединен к выходу второго амплитудного формирователя 7, вход которого соединен с входом 8 опорного сигнала демодулятора; в качестве блока фазового рассогласования используется D-триггер 9, причем D-вход триггера 9 является первым входом блока 5 фазового рассогласования, С-вход триггера 9 является вторым входом блока 5, а выход триггера 9 является выходом блока 5.
В качестве импульсных формирователей 6 и 8 могут быть использованы, например компараторы напряжения типа 521СА1, 521СА2, 521СА3 или др.
В качестве D-триггера может быть использована, например, микросхема 133ТМ2, а в качестве полусумматора - микросхема 133ЛП5.
Синхронный детектор может быть применен в зависимости от характера модулирующего сигнала и требований по точности, который содержит переключатель, пять резисторов и операционный усилитель, инвертирующий вход которого соединен через первый резистор с выходом операционного усилителя, через второй резистор - с общей шиной и через третий резистор - с входом синхронного детектора, который также соединен через четвертый резистор с неинвеpтирующим входом операционного усилителя, вход синхронного детектора также через пятый резистор, а неинвертирующий вход операционного усилителя непосредственно соединены с соответствующими информационными входами переключателя, управляющий вход которого соединен с входом опорного сигнала, и перекидной контактор которого соединен с общей шиной.
Демодулятор работает следующим образом.
На входы 2 и 8 демодулятора поступают соответственно демодулируемый и опорный сигналы, из которых на выходах формирователей 6 и 7 формируются непрерывные импульсные последовательности. Положительным фронтом сигналов, поступающих на С-вход, в триггер 9 производится занос уровня сигнала на D-входе. При нулевом уровне на выходе триггера 9 будет 0, и при единичном входном сигнале соответственно будет 1. Такова цифровая оценка фазового рассогласования сигналов. При нулевом уровне выходного сигнала триггера 9 с выхода полусумматора 4 на вход опорного сигнала синхронного детектора 1 будет поступать импульсная последовательность, находящаяся строго в фазе с демодулируемым сигналом, а при единичном уровне выходного сигнала триггера 9 на вход синхронного детектора 1 поступает импульсная последовательность, находящаяся строго в противофазе с демодулируемым сигналом. Причем длительность импульсов вторичного опорного сигнала не зависит от формы опорного сигнала. Изменения фазы демодулируемого сигнала относительно опорного сигнала, не достигающие уровня, при котоpом меняется его цифровая оценка, не приводят к искажениям уровня выходного сигнала. В предлагаемом построении блока фазового рассогласования 5, выполненном на D-триггере 9, зона единичной оценки фазы составляет от - до + , зоны нулевой оценки фазы от - до - и от до . При изменении фазы демодулируемого сигнала за пределы одной из указанных зон максимальное время реакции вторичного опорного сигнала составляет период частоты опорного сигнала.
Предлагаемый демодулятор и блок фазового рассогласования обеспечивают демодуляцию АМ-колебаний с точностью, обеспечиваемой синхронным детектором при идеальном фазовом согласовании демодулируемого и опорного сигналов и нулевых нелинейных искажениях, в случаях, когда изменяется фаза АМ-колебаний и форма входных сигналов, т. е. при помехах передачи, а также в случаях изменения несущей частоты. (56) Авторское свидетельство СССР N 769702, кл. H 03 D 13/00, 1978.
Формула изобретения: ДЕМОДУЛЯТОР БАЛАНСНО-МОДУЛИРОВАННЫХ КОЛЕБАНИЙ, содержащий синхронный детектор, первый вход и выход которого является входом и выходом демодулятора соответственно, первый амплитудный формирователь, вход которого соединен с первым входом синхронного детектора, и второй амплитудный формирователь, вход которого является входом для опорного сигнала, отличающийся тем, что, с целью повышения надежности и точности демодуляции в широком диапазоне несущей частоты, введены D-триггер и полусумматор, первый вход которого подключен к информационному входу D-триггера и к выходу первого амплитудного формирователя, второй вход - к выходу D-триггера, а выход - к второму входу синхронного детектора, при этом выход второго амплитудного формирователя соединен с входом управления D-триггера.