Главная страница  |  Описание сайта  |  Контакты
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ВРЕМЕННЫХ ИНТЕРВАЛОВ
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ВРЕМЕННЫХ ИНТЕРВАЛОВ

УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ВРЕМЕННЫХ ИНТЕРВАЛОВ

Патент Российской Федерации
Суть изобретения: Изобретение относится к измерительной технике и может быть использовано в прецизионных измерительных временных интервалов, в радиолокации, экспериментальной физике. Устройство для измерения временных интервалов содержит генератор опорной частоты 1, измеритель временного отрезка 2, формирователь входных сигналов 3, генератор постоянной нониусной шкалы 4, два генератора ударного возбуждения 5,7, два блока измерения 6, 8 и арифметический блок 9. 2 з.п.ф-лы, 10 ил.
Поиск по сайту

1. С помощью поисковых систем

   С помощью Google:    

2. Экспресс-поиск по номеру патента


введите номер патента (7 цифр)

3. По номеру патента и году публикации

2000000 ... 2099999   (1994-1997 гг.)

2100000 ... 2199999   (1997-2003 гг.)
Номер патента: 2013795
Класс(ы) патента: G04F10/04
Номер заявки: 5030530/21
Дата подачи заявки: 03.03.1992
Дата публикации: 30.05.1994
Заявитель(и): Роговой Василий Фомич
Автор(ы): Роговой Василий Фомич
Патентообладатель(и): Роговой Василий Фомич
Описание изобретения: Изобретение относится к электронному приборостроению и может быть использовано в прецизионных измерителях временных интервалов, в радиолокации, экспери- ментальной физике, фазометрах, цифровых вольтметрах.
Известно устройство для измерения временных интервалов, содержащее два согласующих каскада для формирования входных сигналов, статический триггер с раздельными входами, верньерный LC-генератор ударного возбуждения, генератор образцовой частоты, статический триггер со счетным входом, три схемы совпадения, два счетчика импульсов верньерного генератора и один счетчик импульсов генератора образцовой частоты.
Измеряемый интервал Тх разбивается на три временных отрезка t1, t2и t3:
Tx=t1+t2-t3, (1) где t1=n1Tв; t2=n2Tо; t3=n3Tв.
Тогда Tx=n1Tв+n2To-n3Tв=(n1-n3)Tв+n2To, (2) где Tв - период следования импульсов верньерного генератора;
То - период следования импульсов генератора образцовой частоты.
Недостатком устройства является погрешность, определяемая температурной нестабильностью верньерного генератора, которая полностью компенсируется только при n1=n3. Кроме того, нельзя измерять временной интервал Tx, так как для измерения временных отрезков t1 и t3используется один и тот же верньерный генератор.
Наиболее близким по технической сущности к предлагаемому является измеритель временных интервалов, содержащий шины старт- и стоп-импульсов, генератор опорной частоты, два генератора ударного возбуждения, счетчик импульсов генератора ударного возбуждения, селектор импульсов, два блока синронизации, счетчик импульсов генератора опорной частоты, два блока считывания, запоминающее устройство, арифметический блок.
Однако данный измеритель имеет погрешность, обусловленную температурной нестабильностью частот верньерных генераторов, так как величина периода частоты верньерного генератора Т3 входит в формулу вычисления измеряемого временного интервала t
t= ti=(Tв-Tо)<>(Nti-No). (3)
Целью изобретения является повышение точности измерения.
Это достигается тем, что в устройство для измерения временных интервалов, содержащее генератор опорной частоты, выход которого подключен к первому входу измерителя временного отрезка Тхо, измеритель временного отрезка Тхо, выход которого подключен к тринадцатому входу арифметического блока, первый и второй генераторы ударного возбуждения, арифметический блок, введены формирователь входных сигналов, генератор постоянной нониусной шкалы, причем период следования импульсов генератора постоянной нониусной шкалы Тн меньше периода следования импульсов генератора опорной частоты То, а период следования импульсов генераторов ударного возбуждения Тв меньше периода следования импульсов генератора постоянной нониусной шкалы Тн, блок измерения tхн и блок измерения tхk, причем первый и второй входы формирователя входных сигналов служат входом устройства, первый выход формирователя входных сигналов подключен к третьему входу измерителя временного отрезка Тхо, к третьему входу блока измерения tхн и к первому входу первого генератора ударного возбуждения, а второй выход формирователя подключен к второму входу измерителя временного отрезка Тхо, к третьему входу блока измерения txk и к первому входу второго генератора ударного возбуждения, вход генератора постоянной нониусной шкалы подключен к выходу генератора опорной частоты и к вторым входам блока измерения tхн и блока измерения tхk, а выход генератора постоянной нониусной шкалы подключен к первым входам блока измерения t и блока измерения txk, четвертый вход блока измерения tхн подключен к выходу первого генератора ударного возбуждения, четвертый вход блока измерения txk подключен к выходу второго генератора ударного возбуждения, шестой выход блока измерения t подключен к второму входу первого генератора ударного возбуждения и к второму входу арифметического блока, шестой выход блока измерения txkподключен к первому входу арифметического блока, к второму входу второго генератора ударного возбуждения и к третьему входу формирователя входных сигналов, первый выход арифметического блока подключен к пятому входу блока измерения t, второй выход арифметического блока подключен к пятому входу блока измерения txk и к четвертому входу измерителя временного отрезка Тхо, третий вход арифметического блока подключен к пятому выходу блока измерения txk, четвертый вход - к четвертому выходу, пятый вход - к третьему выходу, шестой вход - к второму выходу, седьмой вход - к первому выходу блока измерения txk, восьмой вход арифметического блока подключен к пятому выходу блока измерения t, девятый вход - к четвертому выходу, десятый вход - к третьему выходу, одиннадцатый вход - к второму выходу, двенадцатый вход - к первому выходу блока измерения t.
В блок измерения t введены тринадцать схем И, причем первая и седьмая на три входа, а остальные - на два, двенадцать триггеров с раздельными входами, две схемы ИЛИ и пять счетчиков импульсов, причем первые входы первой, шестой и седьмой схем И, вторые входы второй, третьей, четвертой и пятой схем И соединены и являются вторым входом блока измерения t, третий вход первой, второй вход десятой и первый вход одиннадцатой схемы И соединены и являются первым входом блока измерения tхн, первые входы второго, третьего, четвертого, седьмого и одиннадцатого триггеров соединены и являются третьим входом блока измерения t, вторые входы шестой, девятой, одиннадцатой, двенадцатой и тринадцатой схем И и первый вход восьмой схемы И соединены и являются четвертым входом блока измерения t, выход первой схем И соединен с первым входом первого триггера, выход которого соединен с первым входом второй схемы И, выход второй схемы И соединен с первым входом первого счетчика, выход второго триггера соединен с первым входом третьей схемы И, выход которой соединен с вторым входом второго триггера и с первым входом первой схемы ИЛИ, второй вход схемы ИЛИ соединен с вторым выходом первого счетчика, а выход схемы ИЛИ соединен с вторым входом первого триггера, выход третьего триггера соединен с вторым входом первой схемы И, выход четвертого триггера соединен с первым входом четвертой схемы И, выход которой соединен с вторым входом четвертого триггера и с первым входом пятого триггера, выход пятого триггера соединен с первым входом пятой схемы И, выход которой соединен с первым входом второго счетчика, выход шестой схемы И соединен с вторым входом пятого триггера и с первыми входами шестого и восьмого триггеров, выход шестого триггера соединен с вторым входом седьмой схемы И, выход которой соединен с вторыми входами третьего, шестого и десятого триггеров, с вторым входом арифметического блока и с вторым входом первого генератора ударного возбуждения, выход седьмого триггера соединен с вторым входом восьмой схемы И, выход которой соединен с вторыми входами седьмого и восьмого триггеров, выход восьмого триггера соединен с первым входом девятой схемы И, выход которой соединен с первым входом третьего счетчика, первый вход девятого триггера соединен с выходом первой схемы И, а выход девятого триггера соединен с первым входом десятой схемы И, выход которой соединен с первым входом четвертого счетчика, выход одиннадцатой схемы И соединен с первым входом второй схемы ИЛИ и с первыми входами десятого и двенадцатого триггеров, второй вход второй схемы ИЛИ соединен с вторым входом четвертого счетчика, а выход соединен с вторым входом девятого триггера, выход десятого триггера соединен с третьим входом седьмой схемы И, выход одиннадцатого триггера соединен с первым входом двенадцатой схемы И, выход которой соединен с вторым входом одиннадцатого триггера и с вторым входом двенадцатого триггера, выход двенадцатого триггера соединен с первым входом тринадцатой схемы И, выход которой соединен с первым входом пятого счетчика, вторые входы первого, второго, третьего, четвертого и пятого счетчиков соединены с первым входом арифметического блока, первый выход первого счетчика соединен с двенадцатым входом арифметического блока, первый выход второго счетчика - с одиннадцатым входом, первый выход третьего счетчика - с десятым входом, первый выход четвертого счетчика - с девятым входом, а первый выход пятого счетчика - с восьмым входом арифметического блока.
В блок измерения txk введены одиннадцать схем И, причем первая и пятая схемы И на три входа, а остальные на два, десять триггеров с раздельными входами, две схемы ИЛИ и пять счетчиков импульсов, причем первые входы первой, четвертой и пятой схем И, вторые входы второй и третьей схем И соединены и являются вторым входом блока измерения txk, третий вход первой, второй вход восьмой и первый вход девятой схем И соединены и являются первым входом блока измерения txk, первый вход первой схемы ИЛИ, первые входы второго, третьего, пятого и девятого триггеров соединены и являются третьим входом блока измерения txk, вторые входы четвертой, шестой, седьмой, девятой, десятой и одиннадцатой схем И соединены и являются четвертым входом блока измерения txk, выход первой схемы И соединен с первым входом первого триггера, выход первого триггера соединен с первым входом второй схемы И, а выход схемы соединен с первым входом первого счетчика, второй выход первого счетчика соединен с вторым входом первой схемы ИЛИ, а выход схемы ИЛИ соединен с вторым входом первого триггера, выход второго триггера соединен с вторым входом первой схемы И, выход третьего триггера соединен с первым входом третьей схемы И, а выход схемы соединен с первым входом второго счетчика, выход четвертой схемы И соединен с вторым входом третьего триггера и с первыми входами четвертого и шестого триггеров, выход четвертого триггера соединен с вторым входом пятой схемы И, выход которой соединен с вторыми входами второго, четвертого и восьмого триггеров, с первым входом арифметического блока и с вторым входом второго генератора ударного возбуждения, выход пятого триггера соединен с первым входом шестой схемы И, выход которой соединен с вторыми входами пятого и шестого триггеров, выход шестого триггера соединен с первым входом седьмой схемы И, выход которой соединен с первым входом третьего счетчика, первый выход седьмого триггера соединен с выходом первой схемы И, а выход седьмого триггера соединен с первым входом восьмой схемы И, выход которой соединен с первым входом четвертого счетчика, выход девятого триггера соединен с первыми входами второй схемы ИЛИ, восьмого и десятого триггеров, второй вход второй схемы ИЛИ соединен с вторым выходом четвертого счетчика, а выход второй схемы ИЛИ соединен с вторым входом седьмого триггера, выход восьмого триггера соединен с третьим входом пятой схемы И, выход девятого триггера соединен с первым входом десятой схемы И, выход которой соединен с вторыми входами девятого и десятого триггеров, выход десятого триггера соединен с первым входом одиннадцатой схемы И, выход которой соединен с первым входом пятого счетчика, выход пятой схемы И соединен с вторыми входами второго, четвертого и восьмого триггеров, с первым входом арифметического блока, вторым входом второго генератора ударного возбуждения и третьим входом формирователя входных сигналов, вторые входы первого, второго, третьего, четвертого и пятого счетчиков соединены с четвертым входом измерителя временного отрезка Тхои с вторым входом арифметического блока, первый выход первого счетчика соединен с седьмым входом арифметического блока, первый выход второго счетчика - с шестым входом, первый выход третьего счетчика - с пятым входом, первый выход четвертого счетчика - с четвертым входом, первый выход пятого счетчика - с третьим входом арифметического блока.
Сопоставительный анализ с прототипом показывает, что изобретение отличается наличием новых блоков: генератора постоянной нониусной шкалы, блока измерения t, блока измерения txk, элементами и их связями с остальными элементами схемы. Таким образом, предложенное устройство соответствует критерию изобретения "новизна".
Сравнение изобретения с другими техническими решениями показывает, что генераторы ударного возбуждения широко известны. Однако при их введении в указанной связи с остальными элементами схемы в предложенное устройство для измерения временных интервалов указанные блоки проявляют новые свойства, что повышает точность измерения временных интервалов. Это позволяет сделать вывод о соответствии технического решения критерию "существенные отличия".
На фиг. 1 представлена структурная схема устройства для измерения временных интервалов; на фиг. 2 - временные диаграммы ее работы; на фиг.3 - функциональная схема блока измерения t; на фиг.4 - временные диаграммы ее работы; на фиг. 5 - функциональная схема блока измерения txk; на фиг.6 - временные диаграммы ее работы; на фиг.7 - функциональная схема формирователя входных сигналов; на фиг.8 - временные диаграммы ее работы; на фиг.9 - функциональная схема генератора ударного возбуждения; на фиг.10 - временные диаграммы ее работы.
Устройство для измерения временных интервалов содержит генератор опорной частоты 1, измеритель временного отрезка Тхо 2, формирователь входных сигналов 3, генератор постоянной нониусной шкалы 4, первый и второй генераторы ударного возбуждения 5, 7, блок измерения tхн 6, блок измерения txk 8, арифметический блок 9.
Блок измерения t 6 содержит схему счета числа nн импульсов τо - три схемы совпадения (схемы И) 10 на три входа и 12, 15 на два входа, три триггера 11, 14, 17, схему ИЛИ 16 и счетчик 13, схему счета числа Nон импульсов τо - два триггера 18, 20, две схемы И 19, 21 и счетчик 22, схему формирования импульса сброса τсн - схему И 23 и схему И 25 на три входа, два триггера 24, 38, схему счета числа nон импульсов τвн - два триггера 26, 28, две схемы И 27, 29 и счетчик 30, схему счета числа Nннимпульсов τн - триггер 31, две схемы И 32, 34, схему ИЛИ 35 и счетчик 33, схему счета числа nнн импульсов τвн - два триггера 37, 39, две схемы И 38, 39 и счетчик 41.
Блок измерения txk 8 содержит схему счета числа nk импульсов τо - две схемы И 42 на три входа, 44 на два входа, схему ИЛИ 46, два триггера 43, 47 и счетчик 45. Схему счета числа Nок импульсов τо - триггер 48, схему И 49 и счетчик 50, схему формирования импульса сброса τск - две схемы И 51 на два входа и 53 на три входа, два триггера 52, 64, схему счета числа nок импульсов τвк - два триггера 54, 56, две схемы И 55, 57 и счетчик 58, схему счета числа Nнк импульсов τн - триггер 59, две схемы И 60, 62, схему ИЛИ 63 и счетчик 61, схему счета числа nнкимпульсов τвк - два триггера 65, 67, две схемы И 60, 68 и счетчик 69.
Формирователь входных сигналов 3 содержит два триггера 72, 73, две схемы И 74, 75 и два триггера Шмидта 76, 77 для формирования входных сигналов требуемой амплитуды и длительности.
Первый генератор ударного возбуждения 5 содержит триггер 78 с раздельными входами для управления работой генератора ударного возбуждения, схему совпадения И 79 на два входа и два усилителя. Схема совпадения и один усилитель охвачены положительной обратной связью, образованной последовательным резонансным контуром LC, настроенным на частоту Fвн, причем частота Fвн больше частоты генератора постоянной нониусной шкалы Fн. Схема второго генератора ударного возбуждения 7 аналогична схеме первого генератора ударного возбуждения 5.
Временной интервал Тх между входными импульсами Тхн и Тхk (начало и конец измерения) в процессе измерения разбивается на три временных отрезка (см. фиг.2, а): отрезок t - от входного сигнала Тхн до первого следующего за ним импульса τо основной шкалы счета - начало временного отрезка Тхо, отрезок Тхо - от данного начального импульса τо до последнего импульса τо основной шкалы счета, после которого следует импульс Тхk (см. фиг.2, б), отрезок txk - от конца временного отрезка Тхо до входного импульса Тхk. Каждый временной отрезок измеряется отдельно, а измеряемый временной интервал Тх определяется по формуле
Тх=tхо+txk . (4)
Устройство для измерения временных интервалов работает следующим образом.
Кварцованный генератор опорной частоты 1 генерирует сигнал высокостабильной частоты Fo с периодом То и длительностью импульсов τо(см. фиг.2, в). С выхода генератора 1 импульсы τо поступают на первый вход измерителя временного отрезка Тхо 2, на вход генератора постоянной нониусной шкалы 4, на второй вход блока измерения t 6, на второй вход блока измерения txk 8.
Генератор постоянной нониусной шкалы 4 из импульсов τо формирует импульсную последовательность с периодом Тн и длительностью τн (см. фиг.2, г), причем период следования импульсов Тн отличается от периода импульсов входного сигнала То на определенную малую величину ΔТ
ΔТ=Тон . (5)
С выхода генератора 4 импульсы τн поступают на первый вход блока измерения t 6 и на первый вход блока измерения txk 8. На первый вход формирователя входных сигналов 3 поступает входной сигнал "Старт" Тхнизмеряемого временного интервала Тх, формируется по амплитуде и длительности, и с первого выхода формирователя 3 стартовый импульс τхн(см. фиг.2, а) поступает на третий вход блока 2 для запуска схемы измерителя временного отрезка Тхо, на первый вход первого генератора ударного возбуждения 5 и запускает его и на третий вход блока измерения tхн 6 для запуска схемы измерения временного отрезка t. Первый генератор ударного возбуждения 6 генерирует импульсную последовательность с периодом следования импульсов Твн и длительностью импульсов τвн, причем период следования импульсов Твн меньше периода следования импульсов Тн. С выхода генератора ударного возбуждения 5 (см. фиг.2, д) импульсы τвн поступают на четвертый вход блока измерения t6. В блоке измерения 6 счетчик 13 считает импульсы τо и фиксирует число nн, счетчик 22 тоже считает импульсы τо и фиксирует число Nон, счетчик 30 считает импульсы τвн и фиксирует число nон, счетчик 35 считает импульсы τн и фиксирует число Nнн, счетчик 43 считает импульсы τвн и фиксирует число nнн. После окончания измерения временного отрезка tблок измерения t 6 вырабатывает импульс сброса τсн, который поступает на второй вход первого генератора ударного возбуждения 5 и прекращает его работу. Одновременно импульс τсн поступает на второй вход арифметического блока 9. С поступлением этого импульса арифметический блок 9 вырабатывает импульс опроса счетчиков: импульс опроса с первого выхода блока 9 поступает на пятый вход блока измерения tхн 6. С первого выхода блока 6 на двенадцатый вход блока 9 вводится информация со счетчика 13 - число nн, с второго выхода на одиннадцатый вход - информация со счетчика 22 - число Nон, с третьего выхода на десятый вход - информация со счетчика 30 - число nон, с четвертого выхода на девятый вход - информация со счетчика 33 - число Nнн, с пятого выхода на восьмой вход - информация со счетчика 41 - число nнн.
На второй вход формирователя входных сигналов 3 поступает входной сигнал "Стоп" Тхк измеряемого интервала Тх, формируется по амплитуде и длительности и с второго выхода формирователя 3 стоповый импульс τxk(см. фиг.2, а) поступает на второй вход блока 2 для прекращения работы схемы измерения временного отрезка Тхо. Одновременно стоповый импульс τxk с выхода формирователя 3 поступает на первый вход второго генератора ударного возбуждения 7 и запускает его. Стоповый импульс поступает также и на вход блока 8 для запуска схемы измерения временного отрезка txk. Второй генератор ударного возбуждения 7 генерирует импульсную последовательность с периодом следования импульсов Твк и длительностью импульсов τвк, причем период следования импульсов Твк меньше периода следования импульсов Тн. С выхода генератора ударного возбуждения 7 (см. фиг.2, е) импульсы τвк поступают на четвертый вход блока измерения txk8. В блоке измерения 8 счетчик 45 считает импульсы τо и фиксирует число nк, счетчик 50 считает импульсы τо и фиксирует число Nон, счетчик 58 считает импульсы τвк и фиксирует число nон, счетчик 61 считает импульсы τн и фиксирует число Nнк, счетчик 69 считает импульсы τвк и фиксирует число nнк.
После окончания измерения временного отрезка txk блок измерения 8 вырабатывает импульс τск, который поступает на второй вход второго генератора ударного возбуждения 7 и прекращает его работу, на третий вход формирователя входных сигналов 3 и подготавливает его к следующему циклу измерения, импульс сброса τск поступает также на первый вход арифметиче- ского блока 9. С поступлением этого импульса блок 9 вырабатывает импульс опроса счетчиков блока измерения txk 8 и измерителя временного отрезка Тхо 2. С выхода блока 9 импульс опроса поступает на пятый вход блока измерения txk 8 для опроса его счетчиков: с первого выхода блока 8 на седьмой вход блока 9 вводится информация со счетчика 45 - число nк, с второго выход на шестой вход - информация со счетчика 50 - число Nок, с третьего выхода на пятый вход - информация со счетчика 58 - число nок, с четвертого выхода на четвертый вход - информация со счетчика 61 - число Nнк, с пятого выхода на третий вход - информация со счетчика 69 - число nнк. С выхода измерителя временного отрезка Тхо информация поступает на тринадцатый вход блока 9 - число No.
После окончания ввода информации арифметический блок 9 вычисляет длительность временного интервала Тх по формуле
Tх= +ToNo+ . (6)
Блок измерения t 6 работает следующим образом.
На входы схемы И 10 поступают импульсы шкалы основного счета τо, импульсы постоянной нониусной шкалы τн и разрешающий уровень напряжения с триггера 17 (см. фиг.4.2, 4.3 и 4.11), при совпадении во времени импульсов τо и τн с выхода схемы И 10 на первый вход триггера 11 поступает импульс (см. фиг.4.5) и спадом переключает его в состояние "1" (см. фиг.4.6). С выхода триггера 11 на первый вход схемы И 12 поступает разрешающий уровень напряжения, а на второй вход поступают импульсы τо. С выхода схемы И 12 (см. фиг.4.7) импульсы τо поступают на вход счетчика 13. При поступлении на первый вход триггера 14 стартового импульса τхн (см. фиг.4.1) он переключается в состояние "1", с выхода триггера 14 разрешающий уровень напряжения (см. фиг. 4.8) поступает на первый вход схемы И 15, а на второй вход - импульсы τо, с выхода схемы И 15 (см. фиг.4.9) первый прошедший импульс τо поступает на второй вход триггера 14 и переключает его спадом в состояние "0" (см. фиг.4.8), одновременно импульс τо с выхода схемы И 15 поступает на первый вход схемы ИЛИ 16, с выхода схемы ИЛИ 16 (см. фиг.4.10) импульс τо поступает на второй вход триггера 11 и переключает его спадом в состояние "0" (см. фиг.4.6), после чего прекращается поступление импульсов τо на счетчик 13.
Таким образом, счетчик 13 произвел подсчет импульсов τо с момента совпадения во времени импульсов τо и τн и до момента поступления на вход блока измерения tхн 6 импульса τхн - импульса начала измерения временного интервала Тх. Если импульс τхн на вход устройства не поступил, то при подсчете максимального числа nн импульсов τо счетчик 13 вырабатывает импульс, который поступает на второй вход схемы ИЛИ 16, с выхода схемы ИЛИ 16 - на второй вход триггера 11 и переключает его в состояние "0". С момента совпадения во времени импульсов τо и τн на схеме И 10 цикл работы схемы по подсчету числа nн импульсов τоповторяется.
С выхода формирователя входных сигналов 3 на первый вход триггера 18 поступает импульс τхн и переключает его в состояние "1", с выхода триггера 18 (см. фиг.4. 12) разрешающий уровень напряжения поступает на первый вход схемы И 19, и на второй вход - импульсы τо. Первый прошедший импульс τо с выхода схемы И 19 (см. фиг.4.13) поступает на второй вход триггера 18 и переключает его спадом в состояние "0", на вход схемы И 19 поступает запрещающий уровень напряжения, и на ее выход проходит только один импульс τо, этот же импульс одновременно поступает на первый вход триггера 20 и переключает его спадом в состояние "1". С выхода триггера 20 (см. фиг.4.14) разрешающий уровень напряжения поступает на первый вход схемы И 21, а на второй вход поступают импульсы τо, с выхода схемы И 21 импульсы τо поступают на счетчик 22 (см. фиг.4.15). На вход схемы И 23 поступают импульсы τо и τвн, в момент совпадения их во времени с выхода схемы И 23 (см. фиг.4.16) импульс поступает на второй вход триггера 20 и переключает его спадом в состояние "0", на вход схемы И 21 поступает запрещающий уровень напряжения, на вход счетчика 22 прекращается поступление импульсов τо, и он фиксирует число Nон. Одновременно импульс с выхода схемы И 23 поступает на первый вход триггера 28. Импульс τхн поступает также на первый вход триггера 17, переключает его в состояние "0", с выхода триггера 17 (см. фиг.4.11) запрещающий уровень напряжения поступает на второй вход схемы И 10. С выхода схемы И 23 импульс также поступает на первый вход триггера 24, переключает его в состояние "1", с выхода триггера 24 разрешающий уровень напряжения (см. фиг. 4. 17) поступает на второй вход схемы И 25, на первый вход схемы поступают импульсы τо.
На первый вход триггера 26 поступает импульс τхн и переключает его в состояние "1". С выхода триггера 26 разрешающий уровень напряжения (см. фиг. 4. 19) поступает на второй вход схемы И 27, на первый вход поступают импульсы τвн. Первый прошедший импульс τвн с выхода схемы И 27 (см. фиг.4. 20) поступает на второй вход триггера 26, переключает его спадом в состояние "0", на вход схемы И 27 поступает запрещающий уровень напряжения, и на ее выход проходит только один импульс τвн, этот же импульс поступает на второй вход триггера 28 и переключает его спадом в состояние "1". С выхода триггера 28 (см. фиг. 4.21) разрешающий уровень напряжения поступает на первый вход схемы И 29, и на второй вход - импульсы τвн, с выхода схемы И 29 (см. фиг. 4.22) импульсы τвнпоступают на счетчик 30. Поступивший на первый вход триггера 28 импульс с выхода схемы И 23 переключает его спадом в состояние "0", на первый вход схемы И 29 поступает запрещающий уровень напряжения, на счетчик 30 прекращается поступление импульсов τвн и он фиксирует число nон.
На первый вход триггера 31 с выхода схемы И 10 поступает импульс и спадом переключает его в состояние "1" (см. фиг.4.23). С выхода триггера 31 разрешающий уровень напряжения поступает на первый вход схемы И 32, на второй вход схемы И 32 поступают импульсы τн, с выхода схемы И 32 (см. фиг. 4.24) импульсы поступают на первый вход счетчика 33. На первый вход схемы И 34 поступают импульсы τн, а на второй вход - импульсы τвн, при совпадении во времени этих импульсов с выхода схемы И 34 (см. фиг.4. 25) на первый вход схемы ИЛИ 35 поступает импульс, с выхода схемы ИЛИ импульс поступает на второй вход триггера 31 и спадом переключает его в состояние "0". С выхода триггера на первый вход схемы И 32 поступает запрещающий уровень напряжения, на счетчик 33 прекращается поступление импульсов τн, и он фиксирует число Nнн. Таким образом, счетчик 33 произвел подсчет импульсов τн с момента совпадения импульсов τо и τн и до момента совпадения импульсов τн и τвн.
На первый вход триггера 37 поступает импульс τхн, переключает его в состояние "1", с выхода триггера (см. фиг.4. 28) разрешающий уровень напряжения поступает на первый вход схемы И 38, на второй вход поступают импульсы τвн, первый прошедший на выход схемы И 38 импульс (см. фиг.4. 29) поступает на второй вход триггера 37 и спадом переключает его в состояние "0", на первый вход схемы И 38 с выхода триггера поступает запрещающий уровень напряжения и на выход схемы И 38 проходит только один импульс τн. Этот же импульс поступает на второй вход триггера 39 и переключает его спадом в состояние "1", с выхода триггера 39 на первый вход схемы И 40 поступает разрешающий уровень напряжения, а на второй вход поступают импульсы τвн, с выхода схемы И 40 импульсы τвн поступают на первый вход счетчика 41. Поступивший на первый вход триггера 39 импульс с выхода схемы И 34 переключает его спадом в состояние "0", на первый вход схемы И 40 поступает запрещающий уровень напряжения, на вход счетчика 41 прекращается поступление импульсов и он фиксирует число nнн. Если на вход блока измерения tхн импульс τхн не поступил, то счетчик 33 при подсчете максимального числа Nнн импульсов τн вырабатывает импульс, который поступает на второй вход схемы ИЛИ 35, с выхода схемы ИЛИ на второй вход триггера 31 и переключает его в состояние "0". С момента совпадения во времени импульсов τо и τн на схеме И 10 цикл работы по подсчету числа Nнн импульсов τн повторяется.
С выхода схемы И 34 импульс поступает на первый вход триггера 36 и переключает его в состояние "1", с выхода триггера разрешающий уровень напряжения (см. фиг.4. 27) поступает на третий вход схемы И 25. Первый прошедший на выход схемы И 25 импульс τо (см. фиг.4. 18) является импульсом сброса τсн, который поступает на второй вход триггера 17 и переключает его в состояние "1", поступает на вторые входы триггеров 24, 36 и переключает их в состояние "0". Этот же импульс τсн поступает на вторые входы первого генератора ударного возбуждения 5 и арифметического блока 9.
Измерение временного отрезка tхн закончено, необходимая информация (nн, Nон, nон, Nнн, nнн) хранится в счетчиках 13, 22, 33, 41 и по запросу вводится в арифметический блок для дальнейшей обработки.
Блок измерения tхk 8 работает следующим образом.
На первый вход схемы И 42 поступают импульсы τо, на второй - разрешающий уровень напряжения с выхода триггера 47, а на третий вход - импульсы τн, при совпадении во времени импульсов τо и τн с выхода схемы И 42 (см. фиг. 6.5) на первый вход триггера 43 поступает импульс и спадом переключает его в состояние "1", с выхода триггера (см. фиг.6.6) разрешающий уровень напряжения поступает на первый вход схемы И 44, на второй вход схемы И поступают импульсы τо, с выхода схемы И 44 (см. фиг.6.7) импульсы поступают на первый вход счетчика 45. С выхода схемы И 42 импульсы поступают также на первый вход триггера 47 и спадом переключают его состояние "1".
На первый вход схемы ИЛИ 46 поступает стоп-импульс τхк, с выхода схемы ИЛИ (см. фиг. 6.8) импульс поступает на второй вход триггера 43 и спадом переключает его в состояние "0", на первый вход схемы И 44 поступает запрещающий уровень напряжения, на вход счетчика прекращается поступление импульсов τо, и он фиксирует число nк. Если на вход устройства импульс τхk не поступил, то при подсчете максимального числа nк импульсов τо счетчик 45 вырабатывает импульс, который поступает на второй вход схемы ИЛИ 46, с выхода схемы ИЛИ 46 - на второй вход триггера 43 и переключает его в состояние "0". С момента совпадения во времени импульсов τо и τн на схеме И 42 цикл работы схемы по подсчету числа nк импульсов τо повторяется.
С поступлением на первый вход триггера 47 импульса τхк он переключается в состояние "0", и с выхода триггера (см. фиг.6.9) на второй вход схемы И 42 поступает запрещающий уровень напряжения.
На первый вход триггера 48 поступает импульс τхк, переключает его в состояние "1", с выхода триггера (см. фиг.6.10) разрешающий уровень напряжения поступает на первый вход схемы И 49, на второй вход схемы поступают импульсы τо, с выхода схемы И (см.фиг.6. 11) импульсы поступают на первый вход счетчика 50. На первый вход схемы И 51 поступают импульсы τо, на второй вход - импульсы τвк, при совпадении их во времени с выхода схемы И 51 (см. фиг. 6.12) импульс поступает на второй вход триггера 48 и спадом переключает его в состояние "0", с выхода триггера запрещающий уровень напряжения поступает на первый вход схемы И 49, прекращается поступление на вход счетчика 50 импульсов τо и он фиксирует число Nок. Одновременно импульс с выхода схемы И 51 поступает на первый вход триггера 52 и переключает его в состояние "1", с выхода триггера 52 (см. фиг.6.13) разрешающий уровень напряжения поступает на второй вход схемы И 53, на первый вход схемы И поступают импульсы τо. С выхода схемы И 51 импульс также поступает на первый вход триггера 56.
На первый вход триггера 54 поступает импульс τхк, переключает его в состояние "1", с выхода триггера (см. фиг.6.15) разрешающий уровень напряжения поступает на первый вход схемы И 55, на второй вход поступают импульсы τвк, первый прошедший импульс с выхода схемы И (см. фиг.6.16) поступает на второй вход триггера 54 и спадом переключает его в состояние "0", с выхода триггера запрещающий уровень напряжения поступает на первый вход схемы И 55 и на выход схемы проходит только один импульс τо. Этот же импульс поступает на второй вход триггера 56 и спадом переключает его в состояние "1", с выхода триггера (см. фиг.6.17) разрешающий уровень напряжения поступает на первый вход схемы И 57, на второй вход схемы И поступают импульсы τвк, с выхода схемы И 57 (см. фиг.6.18) импульсы τвк поступают на первый вход счетчика 58. Поступивший на первый вход триггера 56 импульс с выхода схемы И 51 переключает его в состояние "0", с выхода триггера на первый вход схемы И 57 поступает запрещающий уровень напряжения, на вход счетчика 58 прекращается поступление импульсов τвк и он фиксирует число nок.
Поступивший на первый вход триггера 59 импульс с выхода схемы И 42 спадом переключает его в состояние "1", с выхода триггера 59 (см. фиг.6.19) разрешающий уровень напряжения поступает на первый вход схемы И 60, а на второй вход схемы И поступают импульсы τн, с выхода схемы И 60 импульсы τн поступают на первый вход счетчика 61.
На первый вход схемы И 62 поступают импульсы τн, на второй - импульсы τвк, при совпадении их во времени с выхода схемы И 62 (см. фиг.6.21) на первый вход схемы ИЛИ 63 поступает импульс, с выхода схемы ИЛИ (см. фиг. 6.22) на второй вход триггера 59 поступает импульс и спадом переключает его в состояние "0", с выхода триггера запрещающий уровень напряжения поступает на первый вход схемы И 60, на вход счетчика 61 прекращается поступление импульсов τн и он фиксирует число Nнк. Если на вход устройства импульс τхк не поступил, то при подсчете максимального числа Nнк импульсов τн счетчик 61 вырабатывает импульс, который поступает на второй вход схемы ИЛИ 63, с выхода схемы ИЛИ - на второй вход триггера 59 и переключает его в состояние "0". С момента совпадения во времени импульсов τо и τн на схеме И 42 цикл работы схемы по подсчету числа Nнк импульсов τн повторяется.
На первый вход триггера 65 поступает импульс τхк, переключает его в состояние "1", с выхода триггера (см. фиг.6.24) разрешающий уровень напряжения поступает на первый вход схемы И 66, на второй вход поступают импульсы τвк, первый прошедший импульс τвк с выхода схемы И 66 (см. фиг.6.25) поступает на второй вход триггера 65 и спадом переключает его в состояние "0", с выхода триггера запрещающий уровень напряжения поступает на первый вход схемы И 66, и на выход схемы И проходит только один импульс τвк. Этот же импульс поступает на второй вход триггера 67 и спадом переключает его в состояние "1", с выхода триггера (см. фиг.6.26) разрешающий уровень напряжения поступает на первый вход схемы И 68, на второй вход поступают импульсы τвк, с выхода схемы И (см. фиг.6.27) импульсы τвк поступают на первый вход счетчика 69. На второй вход триггера 67 с выхода схемы И 62 поступает импульс и спадом переключает его в состояние "0", запрещающий уровень напряжения с выхода триггера поступает на первый вход схемы И 68, на вход счетчика 69 прекращается поступление импульсов τвк и он фиксирует число nнк импульсов τвк.
С выхода схемы И 62 на первый вход триггера 64 поступает импульс и переключает его спадом в состояние "1", с выхода триггера 64 (см. фиг.6.23) разрешающий уровень напряжения поступает на третий вход И 53. Первый прошедший на выход схемы И 53 импульс τо (см. фиг.6,14) является импульсом сброса τск, который поступает на второй вход триггера 47 и переключает его в состояние "1", поступает на вторые входы триггеров 52, 64 и переключает их в состояние "0". Этот же импульс поступает на второй вход второго генератора ударного возбуждения 7, на третий вход формирователя входных сигналов 3 и на первый вход арифметического блока 9.
Измерение временного отрезка tхк закончено, необходимая информация (nк, Nок, nок, Nнк, nнк) хранится в счетчиках 45, 50, 58, 61, 69 и по запросу вводится в арифметический блок для дальнейшей обработки.
Формирователь входных сигналов 3 работает следующим образом. Сигнал сброса τск (см. фиг. 8,а) поступает на объединенные входы триггеров 70, 71 и переключает их в состояние "1". С выхода триггера 70 (см. фиг.8,г) на второй вход схемы И 72 поступает разрешающий уровень напряжения, и с выхода триггера 71 (фиг. 8, ж) на первый вход схемы И 73 поступает разрешающий уровень напряжения.
Входной сигнал Тхн (см. фиг.8,б) поступает на первый вход схемы И 72, с выхода схемы И (см. фиг.8,д) импульс поступает на вход триггера Шмидта 74. Сигнал Тхн поступает также на первый вход триггера 70 и спадом переключает триггер в состояние "0", и на второй вход схемы И 72 поступает запрещающий уровень напряжения. Триггер Шмидта 74 формирует на выходе сигнал τхн (см. фиг. 8, е) заданной амплитуды и длительности, который поступает на входы измерителя временного отрезка Тхо, первого генератора ударного возбуждения и блока измерения tхн.
Входной сигнал Тхк (см. фиг.8,в) поступает на второй вход схемы И 73, с выхода схемы И (см. фиг.8,з) импульс поступает на вход триггера Шмидта 75. Сигнал Тхк поступает также на второй вход триггера 71 и спадом переключает его в состояние "0", и на первый вход схемы И 73 поступает запрещающий уровень напряжения. Триггер Шмидта 75 формирует на выходе сигнал τхк (см. фиг. 8, и) заданной амплитуды и длительности, который поступает на входы измерителя временного отрезка Тхо, второго генератора ударного возбуждения и блока измерения tхк. Переключением входными сигналами Тхн и Тхк триггеров 70 и 71 в нулевое состояние повышается помехозащищенность устройства.
Первый генератор ударного возбуждения 5 работает следующим образом.
С формирователя входных сигналов 3 на первый вход триггера 76 поступает импульс τхн (см. фиг. 10, а) и переключает его в состояние "1", с выхода триггера (см. фиг.10,б) на первый вход схемы И 77 поступает уровень напряжения, запускающий генератор ударного возбуждения, с выхода усилителя 79 импульсная последовательность с периодом следования Твн и длительностью импульсов τвн поступает на вход блока измерения tхн 6. По окончании измерения временного отрезка tхнблок измерения формирует импульс τсн, который поступает на второй вход триггера 76 (см. фиг.10,б), переключает его в состояние "0", с выхода триггера 76 (фиг.10,в) запрещающий уровень напряжения поступает на первый вход схемы И 77 и прекращается работа генератора ударного возбуждения.
Второй генератор ударного возбуждения 8 работает аналогично.
Временной отрезок Тхо измеряется методом прямого счета - путем подсчета импульсов τо, прошедших на вход счетчика за временной промежуток между импульсами τхн и τхк.
Использование изобретения позволит повысить точность измерения временных интервалов, в радиолокации - точность измерения расстояния, в фазометрах - точность измерения фазы, в цифровых вольтметрах с времяимпульсным методом кодирования измеряемого напряжения - точность измерения напряжения.
Формула изобретения: 1. УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ВРЕМЕННЫХ ИНТЕРВАЛОВ, содержащее генератор опорной частоты, выход которого подключен к первому входу измерителя временного отрезка, выход которого подключен к тринадцатому входу арифметического блока, первый и второй генераторы ударного возбуждения, арифметический блок, отличающееся тем, что в него введены формирователь входных сигналов, генератор постоянной нониусной шкалы, причем период следования импульсов генератора постоянной нониусной шкалы меньше периода следования импульсов генератора опорной частоты, а период следования импульсов генераторов ударного возбуждения меньше периода следования импульсов генератора постоянной нониусной шкалы, первый и второй блоки измерения, причем первый и второй выходы формирователя входных сигналов служат входом устройства, первый вход формирователя входных сигналов подключен к третьему входу измерителя временного отрезка, к третьему входу первого блока измерения и к первому входу первого генератора ударного возбуждения, а второй выход формирователя подключен к второму входу измерителя временного отрезка, к третьему входу второго блока измерения и к первому входу второго генератора ударного возбуждения, вход генератора постоянной нониусной шкалы подключен к выходу генератора опорной частоты и к вторым входам первого и второго блоков измерения, а выход генератора постоянной нониусной шкалы подключен к первым входам первого и второго блоков измерения, четвертый вход первого блока измерения подключен к выходу первого генератора ударного возбуждения, четвертый вход второго блока измерения подключен к выходу второго генератора ударного возбуждения, шестой выход первого блока измерения подключен к второму входу первого генератора ударного возбуждения и к второму входу арифметического блока, шестой выход второго блока измерения подключен к первому входу арифметического блока, к второму входу второго генератора ударного возбуждения и к третьему входу формирователя входных сигналов, первый выход арифметического блока подключен к пятому входу первого блока измерения, второй выход арифметического блока подключен к пятому входу второго блока измерения и к четвертому входу измерителя временного отрезка, третий вход арифметического блока подключен к пятому выходу второго блока измерения, четвертый вход - к четвертому выходу, пятый вход - к третьему выходу, шестой вход - к второму выходу, седьмой вход - к первому выходу второго блока измерения, восьмой вход арифметического блока подключен к пятому выходу первого блока измерения, девятый вход - к четвертому выходу, десятый вход - к третьему выходу, одиннадцатый вход - к второму выходу, двенадцатый вход - к первому выходу блока измерения.
2. Устройство по п.1, отличающееся тем, что первый блок измерения состоит из тринадцати схем И, причем первая и седьмая на три входа, а остальные - на два, двенадцати триггеров с раздельными входами, двух схем ИЛИ и пяти счетчиков импульсов, причем первые входы первой, шестой и седьмой схем И, вторые входы второй, четвертой и пятой схем И соединены и являются вторым входом первого блока измерения, третий вход первой, второй вход десятой и первый вход одиннадцатой схем И соединены и являются первым входом первого блока измерения, первые входы второго, третьего, четвертого, седьмого и одиннадцатого триггеров соединены и являются третьим входом первого блока измерения, вторые входы шестой, девятой, одиннадцатой, двенадцатой и тринадцатой схем И и первый вход восьмой схемы И соединены и являются четвертым входом первого блока измерения, выход первой схемы И соединен с первым входом первого триггера, выход которого соединен с первым входом второй схемы И, выход второй схемы И соединен с первым входом первого счетчика импульсов, выход второго триггера соединен с первым входом третьей схемы И, выход которой соединен с вторым входом второго триггера и с первым входом первой схемы ИЛИ, второй вход схемы ИЛИ соединен с вторым выходом первого счетчика импульсов, а выход схемы ИЛИ соединен с вторым входом первого триггера, выход третьего триггера соединен с вторым входом первой схемы И, выход четвертого триггера соединен с первым входом четвертой схемы И, выход которой соединен с вторым входом четвертого триггера и с первым входом пятого триггера, выход пятого триггера соединен с первым входом пятой схемы И, выход которой соединен с первым входом второго счетчика импульсов, выход шестой схемы И соединен с вторым входом пятого триггера и с первыми входами шестого и восьмого триггеров, выход шестого триггера соединен с вторым входом седьмой схемы И, выход которой соединен с вторыми входами третьег, шестого и десятого триггеров, с вторым входом арифметического блока и с вторым входом первого генератора ударного возбуждения, выход седьмого триггера соединен с вторым входом восьмой схемы И, выход которой соединен с вторыми входами седьмого и восьмого триггеров, выход восьмого триггера соединен с первым входом девятой схемы И, выход которой соединен с первым входом третьего счетчика импульсов, первый вход девятого триггера соединен с выходом первой схемы И, а выход девятого триггера соединен с первым входом десятой схемы И, выход которой соединен с первым входом четвертого счетчика импульсов, выход одиннадцатой схемы И соединен с первым входом второй схемы ИЛИ и с первыми входами десятого и двенадцатого триггеров, второй вход второй схемы ИЛИ соединен с вторым входом четвертого счетчика импульсов, а выход соединен с вторым входом девятого триггера, выход десятого триггера соединен с третьим входом седьмой схемы И, выход одиннадцатого триггера соединен с первым входом двенадцатой схемы И, выход которой соединен с вторым входом одиннадцатого триггера и с вторым входом двенадцатого триггера, выход двенадцатого триггера соединен с первым входом тринадцатой схемы И, выход которой соединен с первым входом пятого счетчика импульсов, вторые входы первого - пятого счетчиков соединены с первым входом арифметического блока, первый выход первого счетчика импульсов соединен с двенадцатым входом арифметического блока, первый выход второго счетчика импульсов - с одиннадцатым входом, первый выход третьего счетчика импульсов - с десятым входом, первый выход четвертого счетчика импульсов - с девятым выходом, а первый выход пятого счетчика импульсов - с восьмым входом арифметического блока.
3. Устройство по п.1, отличающееся тем, что второй блок измерения состоит из одиннадцати схем И, причем первая и пятая схемы И на три входа, а остальные на два, десяти триггеров с раздельными входами, двух схем ИЛИ и пяти счетчиков импульсов, причем первые входы первой, четвертой и пятой схем И, вторые входы второй и третьей схем И соединены и явлются вторым входом второго блока измерения, третий вход первой, второй, вход восьмой и первый вход девятой схем И соединены и являются первым входом второго блока измерения, первый вход первой схемы ИЛИ, первые входы второго, третьего, пятого и десятого триггеров соединены и являются третьим входом второго блока измерения, вторые входы четвертой, шестой, седьмой, девятой, десятой и одиннадцатой схем И соединены и являются четвертым входом второго блока измерения, выход первой схемы И соединен с первым входом первого триггера, выход первого триггера соединен с первым входом второй схемы И, а выход схемы соединен с первым входом первого счетчика импульсов, второй выход первого счетчика импульсов соединен с вторым входом первой схемы ИЛИ, а выход схемы ИЛИ - с вторым входом первого триггера, выход второго триггера соединен с вторым входом первой схемы И, выход третьего триггера - с первым входом третьей схемы И и выход схемы соединен с первым входом второго счетчика импульсов, выход четвертой схемы И соединен с вторым входом третьего триггера и с первыми входами четвертого и шестого триггеров, выход четвертого триггера соединен с вторым входом пятой схемы И, выход которой соединен с вторыми входами второго, четвертого и восьмого триггеров, с первым входом арифметического блока и с вторым входом второго генератора ударного возбуждения, выход пятого триггера соединен с первым входом шестой схемы И, выход которой соединен с вторыми входами пятого и шестого триггеров, выход шестого триггера соединен с первым входом седьмой схемы И, выход которой соединен с первым входом третьего счетчика импульсов, первый вход седьмого триггера соединен с выходом первой схемы И, а выход седьмого триггера - с первым входом восьмой схемы И, выход которой соединен с первым входом четвертого счетчика импульсов, выход девятого триггера соединен с первыми входами второй схемы ИЛИ, восьмого и десятого триггеров, второй вход второй схемы ИЛИ соединен с вторым выходом четвертого счетчика импульсов, а выход второй схемы ИЛИ - с вторым входом седьмого триггера, выход восьмого триггера соединен с третьим входом пятой схемы И, выход девятого триггера - с первым входом десятой схемы И, выход которой соединен с вторыми входами девятого и десятого триггеров, выход десятого триггера соединен с первым входом одиннадцатой схемы И, выход которой соединен с первым входом пятого счетчика импульсов, выход пятой схемы И соединен с вторыми входами второго, четвертого и восьмого триггеров, с первым входом арифметического блока, вторым входом второго генератора ударного возбуждения и третьим входом формирователя входных сигналов, вторые входы первого - пятого счетчиков импульсов соединены с четвертым входом измерителя временного отрезка и с вторым выходом арифметического блока, первый выход первого счетчика импульсов соединен с седьмым входом арифметического блока, первый выход второго счетчика импульсов - с шестым входом, первый выход третьего счетчика импульсов - с пятым входом, первый выход четвертого счетчика импульсов - с четвертым входом, первый выход пятого счетчика импульсов - с третьим входом арифметического блока.