Forbidden

You don't have permission to access /zzz_siteguard.php on this server.

УСИЛИТЕЛЬ МОЩНОСТИ ДЛЯ УПРАВЛЕНИЯ ИСПОЛНИТЕЛЬНЫМ ДВИГАТЕЛЕМ ПЕРЕМЕННОГО ТОКА - Патент РФ 2103804
Главная страница  |  Описание сайта  |  Контакты
УСИЛИТЕЛЬ МОЩНОСТИ ДЛЯ УПРАВЛЕНИЯ ИСПОЛНИТЕЛЬНЫМ ДВИГАТЕЛЕМ ПЕРЕМЕННОГО ТОКА
УСИЛИТЕЛЬ МОЩНОСТИ ДЛЯ УПРАВЛЕНИЯ ИСПОЛНИТЕЛЬНЫМ ДВИГАТЕЛЕМ ПЕРЕМЕННОГО ТОКА

УСИЛИТЕЛЬ МОЩНОСТИ ДЛЯ УПРАВЛЕНИЯ ИСПОЛНИТЕЛЬНЫМ ДВИГАТЕЛЕМ ПЕРЕМЕННОГО ТОКА

Патент Российской Федерации
Суть изобретения: Использование: в импульсной технике и позволяет повысить помехоустойчивость широтно-импульсного модулятора для управления усилителем мощности. Сущность изобретения: устройство содержит два интегратора со сбросом 9 и 10, которые функционируют аналогично, но в противофазе, работа каждого интегратора 9 и 10 осуществляется в два такта одинаковой длительности, равной половине периода сети, в первом полупериоде такта интегрируется управляющее напряжение, во втором - постоянное опорное напряжение, знак которого всегда противоположен знаку управляющего напряжения, опорное напряжение формируется на выходе ключа с управляемым коэффициентом передачи 19 в зависимости от знаков напряжений на выходах интеграторов 9 и 10 в моменты времени, соответствующие тактовым импульсам, выходной импульс формируется во втором полупериоде с его начала до момента достижения выходным напряжением интегратора уровня переключения компаратора, в конце второго полупериода осуществляется установка интеграторов в исходное состояние. Знакопеременные последовательности импульсов управления ключами мостового реверсивного усилителя мощности формируются на выходах первого и второго логических элементов ИЛИ 24 и 27, длительность выходных знакопеременных импульсов регулируется от 0, при нулевом управляющем сигнале до половины периода сети Т/2 при максимальном управляющем сигнале, фазовый сдвиг выходного переменного напряжения относительно напряжения сети определяется полярностью управляющего сигнала. 3 ил.
Поиск по сайту

1. С помощью поисковых систем

   С помощью Google:    

2. Экспресс-поиск по номеру патента


введите номер патента (7 цифр)

3. По номеру патента и году публикации

2000000 ... 2099999   (1994-1997 гг.)

2100000 ... 2199999   (1997-2003 гг.)
Номер патента: 2103804
Класс(ы) патента: H03F3/217, H03K7/08
Номер заявки: 95105755/09
Дата подачи заявки: 14.04.1995
Дата публикации: 27.01.1998
Заявитель(и): Владимирский государственный технический университет
Автор(ы): Малафеев С.И.; Мамай В.С.; Лыков А.Ю.
Патентообладатель(и): Малафеев Сергей Иванович; Мамай Виктор Степанович; Лыков Александр Юрьевич
Описание изобретения: Изобретение относится к импульсной технике и предназначено для использования в системах управления электроприводами переменного тока, в частности с однофазными асинхронными двигателями.
Известны усилители мощности для управления исполнительными двигателями переменного тока, содержащие последовательно соединенные источник управляющего напряжения, модулятор, усилитель переменного тока и двухполярный эмиттерный повторитель, к выходу которого подключена нагрузка (Заявка Японии N 5622228, МКИ H 02 P 3/18, 1981; Заявка Японии N 5623392, МКИ H 02 P 3/18, 1981; Комлев В. П. , Малафеев С.И., Евстигнеева А.А. Следящие системы. - Владимир, ВПИ, 1984, с. 32, рис. 4). В таких устройствах входной сигнал постоянного тока преобразуется с помощью модулятора в сигнал переменного тока, который затем усиливается по мощности. При этом транзисторы выходного двухполярного эмиттерного повторителя работают в режиме класса А. Следовательно, устройство имеет низкие энергетические характеристики.
Таким образом, недостаток известных усилителей мощности для управления исполнительными двигателями переменного тока - низкие энергетические характеристики.
Из известных устройств наиболее близким по технической сущности к предлагаемому является усилитель мощности, содержащий источник управляющего напряжения, первый и второй коммутаторы, первые информационные входы которых соединены с выходом источника управляющего напряжения, вторые информационные входы соединены с выходов ключа с управляемым коэффициентом передачи, а выходы подключены к информационным входам, соответственно, первого и второго интеграторов со сбросом, установочные входы которых подключены к выходам, соответственно, первого и второго формирователей импульсов сброса, а выходы соединены с первыми входами, соответственно, первого и второго компараторов, вторые входы которых подключены к шине нулевого потенциала, выходы первого и второго компараторов подключены к D-входам, соответственно, первого и второго D-триггеров и к первым входам, соответственно, первого и второго логических элементов 2И-2ИЛИ, третьи входы которых соединены, соответственно, с первым и вторым входами первого двухвходового логического элемента ИЛИ и с выходами, соответственно, первого и второго D-триггеров, источник опорного напряжения, выход которого подключен к информационному входу ключа с управляемым коэффициентом передачи, управляющий вход которого соединен с выходом первого двухвходового логического элемента ИЛИ, формирователь тактовых импульсов, прямой выход которого подключен к управляющему входу первого коммутатора, входу первого формирователя импульсов сброса, второму входу первого логического элемента 2И-2ИЛИ, четвертому входу второго логического элемента 2И-ИЛИ, С-входу первого D-триггера, инверсный выход формирователя тактовых импульсов подключен к управляющему входу второго коммутатора, входу второго формирователя импульсов сброса, четвертому входу первого логического элемента 2И-ИЛИ, второму входу второго логического элемента 2И-2ИЛИ, С-входу второго D-триггера, а также четыре управляемых ключа, соединенные в мост, одна диагональ которого подключена к шинам источника постоянного напряжения, а ко второй диагонали подключена нагрузка, выход первого логического элемента 2И-2ИЛИ подключен к управляющему входу первого управляемого ключа через первый логический элемент НЕ, а к управляющему входу второго управляемого ключа непосредственно, выход второго логического элемента 2И-2ИЛИ подключен к управляющему входу третьего управляемого ключа через второй логический элемент НЕ, а к управляющему входу четвертого управляемого ключа непосредственно (Патент РФ N 1718375. - Опубл. БИ, N 9, 1992).
Известное устройство осуществляет усиление сигнала постоянного или переменного тока путем широтно-импульсной модуляции. При использовании такого усилителя для управления двигателем переменного тока его энергетические характеристики оказываются низкими из-за потерь в ключах при их коммутации.
Следовательно, недостаток известного устройства - низкие энергетические характеристики.
Цель изобретения - повышение энергетических характеристик усилителя мощности для управления исполнительным двигателем переменного тока.
Поставленная цель достигается тем, что в известный усилитель мощности для управления исполнительным двигателем переменного тока, содержащий источник управляющего напряжения, первый и второй коммутаторы, первые информационные входы которых соединены с выходом источника управляющего напряжения, вторые информационные входы соединены с выходом ключа с управляемым коэффициентом передачи, а выходы подключены к информационным входам, соответственно, первого и второго интеграторов со сбросом, установочные входы которых подключены к выходам, соответственно, первого и второго формирователей импульсов сброса, а выходы соединены с первыми входами, соответственно, первого и второго компараторов, вторые входы которых подключены к шине нулевого потенциала, выходы первого и второго компараторов подключены к D-входам, соответственно, первого и второго D-триггеров и к первым входам, соответственно, первого и второго логических элементов 2И-2ИЛИ, третьи входы которых соединены, соответственно, с первым и вторым входами первого двухвходового логического элемента ИЛИ и с выходами, соответственно, первого и второго D-триггеров, источник опорного напряжения, выход которого подключен к информационному входу ключа с управляемым коэффициентом передачи, управляющий вход которого соединен с выходом первого двухвходового логического элемента ИЛИ, формирователь тактовых импульсов, прямой выход которого подключен к управляющему входу первого коммутатора, входу первого формирователя импульсов сброса, второму входу первого логического элемента 2И-2ИЛИ, четвертому входу второго логического элемента 2И-2ИЛИ, С-входу первого D-триггера, инверсный выход формирователя тактовых импульсов подключен к управляющему входу второго коммутатора, входу второго формирователя импульсов сброса, четвертому входу первого логического элемента 2И-2ИЛИ, второму входу второго логического элемента 2И-2ИЛИ, С-входу второго D-триггера, а также четыре управляемых ключа, соединенные в мост, одна диагональ которого подключена к шинам источника постоянного напряжения, а ко второй диагонали подключена нагрузка, введены первый и второй трехвходовые логические элементы И, первый и второй трехвходовые логические элементы ИЛИ-НЕ, второй и третий двухвходовые логические элементы ИЛИ, при этом, формирователь тактовых импульсов выполнен на пороговом элементе, вход которого соединен с шиной сетевого напряжения, и логическом элементе НЕ, вход которого соединен с выходом порогового элемента и является прямым выходом, а выход - инверсным выходом формирователя тактовых импульсов, прямой выход которого соединен с первыми входами первого и второго трехвходовых логических элементов И и ИЛИ-НЕ, вторые входы которых соединены с выходом первого логического элемента 2И-2ИЛИ и с первыми входами вторых трехвходовых логических элементов И и ИЛИ-НЕ, второй и третий, соответственно, входы которых соединены с выходами второго логического элемента 2И-2ИЛИ и с третьими входами первого и второго трехвходовых логических элементов И и ИЛИ-НЕ, а третий и второй входы, соответственно, вторых трехвходовых логических элементов И и ИЛИ-НЕ соединены с инверсным выходом формирователя тактовых импульсов, при этом, выходы первых трехвходовых логических элементов И и ИЛИ-НЕ подключены к входам второго двухвходового логического элемента ИЛИ, выход которого соединен с управляющими входами первого и четвертого ключей моста, а выходы вторых трехвходовых логических элементов И и ИЛИ-НЕ подключены к входам третьего двухвходового логического элемента ИЛИ, выход которого соединен с управляющими входами второго и третьего ключей моста.
По сравнению с наиболее близким аналогичным решением заявляемое техническое решение имеет следующие отличительные признаки:
два трехвходовых элемента И;
два трехвходовых элемента ИЛИ-НЕ;
два двухвходовых элемента ИЛИ;
формирователь тактовых импульсов выполнен на пороговом элементе и логическом элементе НЕ.
Следовательно, заявляемое техническое решение соответствует требованию "новизна".
При реализации изобретения повышаются энергетические характеристики усилителя мощности для управления исполнительным двигателем переменного тока. Следовательно, заявляемое техническое решение соответствует требованию "положительный эффект".
По каждому отличительному признаку проведен поиск известных технических решений в области электротехники, импульсной техники, преобразовательной техники и электропривода.
Известен двухвходовый логический элемент ИЛИ в усилителе мощности (авт. св. СССР N 1413715, МКИ H 03 K 7/08. - Опублик. БИ, N 28, 1988).
В известном устройстве логический элемент ИЛИ подключен к выходам двух пороговых элементов и используется для суммирования импульсных сигналов двух противофазных каналов широтно-импульсного преобразователя. В предлагаемом устройстве используются два логических элемента ИЛИ, первые входы которых подключены к выходам соответственно первого и второго трехвходовых элементов И, вторые входы подключены к выходам соответственно первого и второго трехвходовых элементов ИЛИ-НЕ, а выходы подключены к управляющим входам ключей. Следовательно, в заявляемом и известном устройствах двухвходовые логические элементы ИЛИ выполняют аналогичные функции.
Трехвходовые элемента ИЛИ-НЕ и трехвходовые элементы И в известных усилителях мощности для управления исполнительными двигателями переменного тока не обнаружены.
На фиг. 1 приведена функциональная схема усилителя мощности для управления исполнительным двигателем переменного тока; на фиг. 2 и 3 - временные диаграммы.
Устройство содержит шины для подключения питающей сети 1 и 35, источник управляющего напряжения 2, пороговый элемент 3, первый 4 и второй 6 коммутаторы, логический элемент НЕ 5, первый 7 и второй 8 формирователи импульсов сброса, первый 9 и второй 10 интеграторы со сбросом, первый 11 и второй 14 компараторы, первый 12 и второй 13 D-триггеры, источник опорного напряжения 15, первый 16 и второй 18 логические элементы 2И-2ИЛИ, первый 17, второй 25 и третий 26 двухвходовые элементы ИЛИ, ключ с управляемым коэффициентом передачи 19, первый 20 и второй 22 трехвходовые логические элементы И, первый 21 и второй 23 трехвходовые логические элементы ИЛИ-НЕ, четыре управляемых ключа 25, 26, 28 и 29. Первая диагональ моста, образованного управляемыми ключами, подключена к шинам + и - источника питания. Ко второй диагонали подключена обмотка 31 управления однофазного асинхронного двигателя 30, имеющего также ротор 32 и обмотку возбуждения 33, подключенную к шинам питающей сети 1 и 35 через фазосдвигающий конденсатор 34.
В предлагаемом усилителе мощности для управления исполнительным двигателем переменного тока вход порогового элемента 3 подключен к шине 1 питающей сети, а выход подключен к управляющему входу первого коммутатора 4, входу первого формирователя импульсов сброса 7, второму входу первого логического элемента 2И-2ИЛИ 16, четвертому входу второго логического элемента 2И-2ИЛИ 18, С-входу первого D-триггера 12, первым входам первого элемента И 21 и первого логического элемента ИЛИ-НЕ 21 и входу логического элемента НЕ 5, выход которого подключен к управляющему входу второго коммутатора 6, входу второго формирователя импульсов сброса 8, четвертым входам первого элемента 2И-2ИЛИ 16, вторым входам второго элемента 2И-2ИЛИ, С-входу второго D-триггера 13, третьим входам второго элемента И 22 и вторым входам второго элемента ИЛИ-НЕ 23, первые информационные входы первого 4 и второго 6 коммутаторов подключены к выходу источника управляющего напряжения 2, вторые информационные входы первого 4 и второго 6 коммутаторов подключены к выходу ключа с управляемым коэффициентом передачи 19, а выходы подключены к информационным входам, соответственно, первого 9 и второго 10 интеграторов со сбросом, установочные входы которых подключены к выходам, соответственно, первого 7 и второго 8 формирователей импульсов сброса, а выходы соединены с первыми входами, соответственно, первого 11 и второго 14 компараторов, вторые входы которых подключены к шине нулевого потенциала, а выходы подключены к D-входам соответственно первого 12 и второго 13 D-триггеров и первым входам, соответственно, первого 16 и второго 18 логических элементов 2И-2ИЛИ, третьи входы которых соединены соответственно с первым и вторым входами первого логического элемента ИЛИ 17 и подключены к выходам, соответственно, первого 12 и второго 13 D-триггеров, второй и четвертый входы первого логического элемента 2И-2ИЛИ 16 соединены соответственно с четвертым и вторым входами второго логического элемента 2И-2ИЛИ 18, информационный вход ключа с управляемым коэффициентом передачи 19 подключен к выходу источника опорного напряжения 15, а управляющий вход соединен с выходом первого логического элемента ИЛИ 17, выход первого элемента 2И-2ИЛИ 16 подключен к объединенным вторым входам первых элементов И 20 и ИЛИ-НЕ 21 и первым входам вторых элементов И 22 и ИЛИ-НЕ 23, выход второго элемента 2И-2ИЛИ 18 подключен к третьим входам первых элементов И 20 и ИЛИ-НЕ 21, второму входу второго элемента И 22 и третьему входу второго элемента ИЛИ-НЕ 23, выходы первых элементов И 20 и ИЛИ-НЕ 21 подключены к входам второго элемента ИЛИ 24, выход которого соединен с управляющими входами первого 25 и четвертого 29 управляемых ключей, выходы вторых элементов И 22 и ИЛИ-НЕ 23 подключены к входам третьего элемента ИЛИ 27, выход которого соединен с управляющими входами второго 26 и третьего 28 ключей, ключи 25, 26, 28 и 29 соединены в мост, одна диагональ которого подключена к шинам источника постоянного напряжения +Uп, -Uп, а к другой диагонали подключена нагрузка - обмотка управления 31 исполнительного двигателя 30.
На фиг. 2, 3 показаны временные диаграммы, поясняющие принцип действия усилителя мощности для управления исполнительным двигателем переменного тока при положительном и отрицательном управляющих напряжениях, где обозначено: uy - управляющее напряжение, Т - период сетевого напряжения. Выходные сигналы элементов устройства обозначены символом u с индексами, соответствующими номерам элементов на функциональной схеме (фиг. 1).
Усилитель мощности для управления исполнительным двигателем переменного тока работает следующим образом.
Сигнал, пропорциональный напряжению питающей сети uc, поступает на вход порогового элемента 3, который формирует сигнал

где Ue - напряжение, соответствующее уровню логической единицы.
Сигнал с выхода порогового элемента 3 поступает на вход элемента НЕ 5, формирующего сигнал u5 = u3. Таким образом на выходах порогового элемента 3 и элемента НЕ 5 действуют две противофазные последовательности прямоугольных импульсов с периодом Т. Эти последовательности определяют состояние первого и второго коммутаторов 4 и 5. При u3 = 0, u5 = Ue, где Ue - напряжение, соответствующее уровню логической единицы, первый коммутатор 4 находится в положении а, а второй 6 - в положении б.
При u3 = Ue и u5 = 0, наоборот, первый коммутатор 4 находится в положении б, а второй 6 - положении а. Кроме того сигналы u3 и u5 поступают на входы соответственно первого и второго формирователей импульсов сброса 7 и 8, которые по отрицательным фронтам импульсов формируют короткие импульсы u7 и u8, устанавливающие интеграторы 9 и 10 в исходные состояния u9 = 0, u10 = 0. Так как управляющие входы коммутаторов подключены к выходам соответственно порогового элемента 3 и элемента НЕ 5, то они всегда находятся в противоположных состояниях (соответственно а и б или б и а) и подключают к входам интеграторов 9 и 10 поочередно управляющее напряжение uy или постоянное опорное напряжение - Uo или + Uo, которое формируется на выходе ключа с управляемым коэффициентом передачи 19. Таким образом интеграторы 9 и 10 работают аналогично, но в противофазе. При этом работа каждого интегратора происходит в два такта одинаковой длительности Т/2.
В начальный момент t = 0 первый интегратор 9 выходным импульсом u7 первого формирователя импульсов сброса 7 установлен в состояние u9 = 0. На выходе второго интегратора 10 при t = 0 имеется начальное напряжение u10(0). В первом такте при 0 < t ≅ T/2 на выходе порогового элемента 3 действует сигнал с уровнем логического нуля, а на инверсном - логической единицы Ue, следовательно первый коммутатор 4 находится в состоянии а, а второй коммутатор 6 в состоянии б. К входу первого интегратора 9 приложено управляющее напряжение, а к входу второго интегратора 10, приложено постоянное опорное напряжение u19, поступающее с выхода ключа с управляемым коэффициентом передачи 19.
Знак напряжения u19 определяется состоянием логического элемента ИЛИ 17: при u17 = 0 сигнал u19 = Uo, а при u17 = Ue напряжение u19 = - Uo. Состояние элемента ИЛИ 17 определяется выходными сигналами первого 12 и второго 13 D-триггеров, которые устанавливаются в зависимости от выходных напряжений соответственно первого 11 и второго 14 компараторов в моменты времени, соответствующие положительным фронтам импульсных последовательностей u3 и u5, поступающих на С-входы D-триггеров 12 и 13 с выходов порогового элемента 3 и элемента НЕ 5. При положительном управляющем напряжении uy выходное напряжение одного из интеграторов 9 или 10 в моменты, соответствующие переходам через 0 сетевого напряжения uc, всегда положительно (фиг. 2). Следовательно в эти моменты один из D-триггеров 12 или 13 устанавливается в состояние, соответствующее действию на его выходе логической единицы u12 = Ue или u13 = Ue. Следовательно, напряжение на выходе логического элемента ИЛИ 17 в этом случае соответствует уровню логической единицы u17 = Ue, и на выходе ключа с управляемым коэффициентом передачи 19 действует напряжение u19 = - Uo.
При отрицательном входном напряжении uy <0 (фиг. 3) напряжения на выходах интеграторов 9 и 10 в моменты, соответствующие переходам через 0 сетевого напряжения uc, отрицательные. Следовательно, в эти моменты оба D-триггера 12 и 13 устанавливаются в состояния u12 = 0; u13 = 0, сигнал на выходе логического элемента ИЛИ 17 u17 - 0 и выходное напряжение ключа с управляемым коэффициентом передачи 19 равно u19 = Uo.
Установка знака опорного напряжения u19 = + Uo в зависимости от интеграла от входного управляющего напряжения в моменты, соответствующие переходам сетевого напряжения uc через 0 обеспечивает повышенную помехоустойчивость устройства по сравнению с известными техническими решениями.
На фиг. 2 и 3 приведены временные диаграммы работы предлагаемого устройства при малом уровне входного управляющего напряжения uy и действии импульсных помех. Из диаграмм следует, что в случаях, когда входное управляющее напряжение изменяет знак неоднократно в течение одного периода следования тактовых импульсов, выходные напряжения интеграторов 9 и 10 также изменяют знаки, но это не приводит к сбоям широтно-импульсного модулятора в течение одного периода.
Рассмотрим работу усилителя мощности при положительном входном управляющем напряжении uy > 0. В первом полупериоде (0< t ≅ 1/2) выходные напряжения первого и второго интеграторов 9 и 10 определяются выражениями соответственно


где k9 и k10 -коэффициенты передачи интеграторов соответственно 9 и 10.
Напряжение на выходе первого интегратора 9 при постоянном входном сигнале линейно нарастает по закону: u9 = k9Uyt и положительно. На выходе последовательно соединенного с ним компаратора 11 на протяжение всего полупериода выходное напряжение остается неизменным, равным уровняю логической единицы u11 = Ue.
На выходе второго интегратора 10 напряжение изменяется от u10(0) = k10uyT/2 > 0 в соответствии с выражением u10(t) = k10uyT/2 - k10Uot < 0 так как u19 = - Uo в этом полупериоде. В результате напряжение на выходе второго компаратора 14 в момент времени t1 скачком изменяется от Ue до 0. В конце первого полупериода при t = T/2, выходное напряжение второго интегратора 10 выходным импульсом u8 второго формирователя импульсов сброса 8 устанавливается в состояние u10 (T/2) = 0.
Выходное напряжение первого интегратора 9 u9 изменяется по закону u9 = k9uyt и при t = T достигает значения u9(T/2) = k9uyT/2.
Во втором полупериоде (T/2 < t ≅ T) выходные напряжения первого и второго интеграторов 9 и 10 определяются выражениями соответственно


Напряжение на выходе первого интегратора 9 линейно изменяется от u9(0) = k9uyT/2 > 0 по закону u9(t) = k9uyT/2 - k9Uo(t - T/2). В результате напряжение на выходе первого компаратора 11 в момент времени t2 скачком изменяется от Ue до 0. Напряжение на выходе второго интегратора 10 при постоянном входном сигнале линейно возрастает и положительно. На выходе второго компаратора 14 на протяжение всего полупериода выходное напряжение остается неизменным и равным u14 = Ue. В конце второго полупериода при t = T первый интегратор 9 выходным импульсом u7 первого формирователя импульсов сброса 7 устанавливается в исходное состояние u9(T) = 0.
Выходное напряжение второго интегратора 10 определяется выражением u10 = k10uy(t - T/2) и при t = T достигает значения u9(T) = k9uyT/2. Далее процесс периодически повторяется. Выходные импульсы первого и второго компараторов 11 и 14 поступают на первые входы соответственно первого 16 и второго 18 логических элементов 2И-2ИЛИ. На вторых входах этих элементов действуют сигналы u3 и u5 с выходов порогового элемента 3 и элемента НЕ 5. На третьих входах первого 16 и второго 18 логических элементов 2И-2ИЛИ действуют сигналы с выходов соответственно первого 12 и второго 13 D-триггеров, которые по положительном управляющем напряжении равны u12 = Ue, u13 = Ue. Четвертые входы первого 16 и второго 18 логических элементов 2И-2ИЛИ подключены к выходам соответственно порогового элемента 3 и элемента НЕ 5. Следовательно, в первом полупериоде входные сигналы первого 16 и второго 18 логических элементов 2И-2ИЛИ равны
uвх.16.1 = u10 = Ue;
uвх.16.2 = u3 = 0;
uвх.16.3 = u12 = Ue;
uвх.16.4 = u5 = Ue;

uвх.18.2 = u5 = Ue;
uвх.18.3 = u13 = Ue;
uвх.18.4 = u3 = 0.
В результате на выходах первого 16 и второго 18 логических элементов 2И-2ИЛИ в первом полупериоде действуют сигналы
u16 - Ue;

Изменение состояния первого компаратора 10 в первом полупериоде из-за помех (фиг. 2) не вызывает ложных переключений первого логического элемента 2И-2ИЛИ, так как в этом интервале времени на его втором входе действует сигнал u3 = 0. В результате этого обеспечивается повышенная помехоустойчивость устройства.
Аналогично во втором полупериоде

u18 - Ue.
Выходные сигналы первого и второго трехвходовых элементов И 20 и 22 и первого и второго трехвходовых элементов ИЛИ-НЕ 21 и 23 определяются комбинациями логических сигналов на их входах и равны соответственно:
в первом полупериоде:
u20 = u3 u16 u18 = 0 при 0 <t ≅ T/2;

u21 = u3 u16 u18 = 0 при 0 <t ≅ T/2;
u23 = u16 u18 u5 = 0 при 0 <t ≅ T/2;
во втором полупериоде:

u22 = u16 u18 u5 = 0 при T/2 <t ≅ T;
u21 = u3 u16 u18 = 0 при T/2 <t ≅ T;
u23 = u16 u18 u5 = 0 при T/2 <t ≅ T.
В результате этого на выходах первого 24 и второго 27 двухвходовых логических элементов ИЛИ действуют сигналы:
в первом полупериоде:
u24 = u20 u21 = 0;

во втором полупериоде:

u27 = u22 u23 = 0.
Сигналы и с выходов первого 24 и второго 27 логических элементов ИЛИ управляют ключами 25, 26, 28 и 29 таким образом, что в течение первого полупериода с момента t = 0 до момента t = t1 открыты второй 26 и третий 28 ключи, а в течение второго полупериода с момента t = T/2 до момента t = t2 открыты ключи 25 и 29.
Таким образом, предлагаемый усилитель мощности обеспечивает электропитание обмотки управления исполнительного двигателя разнополярными импульсами напряжения, длительность которых есть функция управляющего сигнала. Каждый из ключей при этом коммутируется только один раз за период, благодаря чему потери в ключах имеют минимальное значение (известно, что максимальные потери в ключах имеют место при переходных режимах, например, Герман-Галкин С. Г. и др. Цифровые электроприводы с транзисторными преобразователями. - Л.: Энергоатомиздат, 1986, с. 248).
При отрицательном управляющем напряжении uy <0 а процессы аналогичны рассмотренным. Отличие состоит в том, что ток в обмотке управления сдвинут по фазе на 180 эл.град. (фиг. 3).
Для определения статических характеристик усилителя мощности для управления исполнительным двигателем переменного тока подставим в уравнение (1) значение t = t2 и решим его относительно τ = t2 - T/2. В результате получим:
τ = Tuу/(2U0).
Разложение периодической импульсной последовательности в ряд Фурье позволяет получить выражения для амплитуд синфазной a1 и квадратурной b1 составляющих основной гармоники переменного напряжения на нагрузке:

Таким образом, предлагаемый усилитель мощности для управления исполнительным двигателем переменного тока отличается от известных устройств аналогичного назначения повышенными энергетическими характеристиками за счет однократной двухполярной широтно-импульсной модуляции.
Другими важными достоинствами предлагаемого технического решения являются:
повышенная помехоустойчивость за счет интегрального алгоритма формирования импульсов управления;
простота конструкции.
Таким образом, введение в усилитель мощности для управления исполнительным двигателем переменного тока двух трехвходовых элементов И, двух трехвходовых элементов ИЛИ-НЕ, двух двухвходовых элементов ИЛИ и выполнение формирователя тактовых импульсов в на пороговом элементе и логическом элементе НЕ обеспечивает повышение энергетических характеристик устройства.
Использование усилителя мощности для управления исполнительным двигателем переменного тока в различных устройствах промышленной электроники позволит улучшить технические характеристики усилительно-преобразовательных устройств.
Формула изобретения: Усилитель мощности для управления исполнительным двигателем переменного тока, содержащий источник управляющего напряжения, первый и второй коммутаторы, первые информационные входы которых соединены с выходом источника управляющего напряжения, вторые информационные входы соединены с выходом ключа с управляемым коэффициентом передачи, а выходы подключены к информационным входам соответственно первого и второго интеграторов со сбросом, установочные входы которых подключены к выходам соответственно первого и второго формирователей импульсов сброса, а выходы соединены с первыми входами соответственно первого и второго компараторов, вторые входы которых подключены к шине нулевого потенциала, выходы первого и второго компараторов подключены к D-входам соответственно первого и второго D-триггеров и к первым входам соответственно первого и второго логических элементов 2И 2ИЛИ, третьи входы которых соединены соответственно с первым и вторым входами первого двухвходового логического элемента ИЛИ и выходами соответственно первого и второго D-триггеров, источник опорного напряжения, выход которого подключен к информационному входу ключа с управляемым коэффициентом передачи, управляющий вход которого соединен с выходом первого двухвходового логического элемента ИЛИ, формирователь тактовых импульсов, прямой выход которого подключен к управляющему входу первого коммутатора, входу первого формирователя импульсов сброса, второму входу первого логического элемента 2И 2ИЛИ, четвертому входу второго логического элемента 2И 2ИЛИ, С-входу первого D-триггера, инверсный выход формирователя тактовых импульсов подключен к управляющему входу второго коммутатора, входу второго формирователя импульсов сброса, четвертому входу первого логического элемента 2И 2ИЛИ, второму входу второго логического элемента 2И 2ИЛИ, С-входу второго D-триггера, а также четыре управляемые ключа, соединенные в мост, одна диагональ которого подключена к шинам источника постоянного напряжения, а к второй диагонали подключена нагрузка, отличающийся тем, что введены первый и второй трехвходовые логические элементы И, первый и второй трехвходовые логические элементы ИЛИ НЕ, второй и третий двухвходовые логические элементы ИЛИ, при этом формирователь тактовых импульсов выполнен на пороговом элементе, вход которого соединен с шиной сетевого напряжения и логическом элементе НЕ, вход которого соединен с выходом порогового элемента и является прямым выходом, а выход инверсным выходом формирователя тактовых импульсов, прямой выход которого соединен с первыми входами первого и второго трехвходовых логических элементов И и ИЛИ НЕ, вторые входы которых соединены с выходом первого логического элемента 2И
2ИЛИ и с первыми входами вторых трехвходовых логических элементов И и ИЛИ - НЕ, второй и третий соответственно входы которых соединены с выходом второго логического элемента 2И 2ИЛИ и с третьими входами первого и второго трехвходовых логических элементов И и ИЛИ НЕ, а третий и второй входы соответственно вторых трехвходовых логических элементов И и ИЛИ НЕ соединены с инверсным выходом формирователя тактовых импульсов, при этом выходы первых трехвходовых логических элементов И и ИЛИ НЕ подключены к входам второго двухвходового логического элемента ИЛИ, выход которого соединен с управляющими входами первого и четвертого ключей моста, а выходы вторых трехвходовых логических элементов И и ИЛИ НЕ подключены к входам третьего двухвходового логического элемента ИЛИ, выход которого соединен с управляющими входами второго и третьего ключей моста.