Главная страница  |  Описание сайта  |  Контакты
Патент на изобретение №2453881

(19)

RU

(11)

2453881

(13)

C1

(51) МПК G02F1/1368 (2006.01)

(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯ К ПАТЕНТУ Статус: по данным на 27.08.2012 - действует Пошлина: учтена за 4 год с 29.04.2012 по 28.04.2013

(21), (22) Заявка: 2010146451/28, 28.04.2009

(24) Дата начала отсчета срока действия патента:

28.04.2009

Приоритет(ы):

(30) Конвенционный приоритет:

16.05.2008 JP 2008-129866

(45) Опубликовано: 20.06.2012

(56) Список документов, цитированных в отчете о

поиске: JP 2004226931 A, 12.08.2004. EP 1667090 A1, 07.06.2006. WO 2008/015808 A1, 07.02.2008. RU 2173909 C1, 20.09.2001.

(85) Дата начала рассмотрения заявки PCT на национальной фазе: 15.11.2010

(86) Заявка PCT:

JP 2009/058317 20090428

(87) Публикация заявки PCT:

WO 2009/139290 20091119

Адрес для переписки:

129090, Москва, ул.Б.Спасская, 25, стр.3, ООО "Юридическая фирма Городисский и Партнеры", пат.пов. А.В.Мицу, рег. 364

(72) Автор(ы):

КАВАМУРА Такехико (JP),

ТАНИМОТО Казунори (JP),

ОГАСАВАРА Исао (JP),

ЙОСИДА Масахиро (JP),

ТАКИЗАВА Хидеаки (JP)

(73) Патентообладатель(и):

ШАРП КАБУСИКИ КАЙСЯ (JP)

(54) ПОДЛОЖКА С АКТИВНОЙ МАТРИЦЕЙ, УСТРОЙСТВО ОТОБРАЖЕНИЯ, СПОСОБ ПРОВЕРКИ ПОДЛОЖКИ С АКТИВНОЙ МАТРИЦЕЙ И СПОСОБ ПРОВЕРКИ УСТРОЙСТВА ОТОБРАЖЕНИЯ

(57) Реферат:

Подложка с активной матрицей снабжена первыми проверочными токопроводящими дорожками (70, 75), выполненными с возможностью ввода контрольных сигналов на первые токопроводящие дорожки переключения, которые не являются смежными друг с другом, и на вторые токопроводящие дорожки переключения, которые не являются смежными друг с другом. Подложка снабжена также вторыми проверочными токопроводящими дорожками (72, 77), выполненными с возможностью ввода контрольных сигналов на первые токопроводящие дорожки переключения, которые не являются смежными друг с другом и не соединяются с первыми проверочными токопроводящими дорожками, и на вторые токопроводящие дорожки переключения, которые не являются смежными друг с другом и не соединяются с первыми проверочными токопроводящими дорожками. Технический результат - возможность надежного обнаружения короткого замыкания между смежными соединительными токопроводящими дорожками, сформированными на том же слое. 6 н. и 12 з.п. ф-лы, 9 ил.

Область техники, к которой относится изобретение

Настоящее изобретение относится к подложке с активной матрицей, имеющей два и более слоев, с множеством первых соединительных токопроводящих дорожек, соответственно соединяющих множество первых токопроводящих дорожек, сформированных параллельно друг другу в области отображения, и множество первых выводов, расположенных в области расположения выводов, формирующейся на соответствующих слоях, к устройству отображения, способу проверки подложки с активной матрицей и способу проверки устройства отображения.

Предшествующий уровень техники

В последние годы жидкокристаллические панели широко использовались в разнообразных электронных устройствах, таких как мобильные телефоны, PDA, автомобильные навигационные системы и персональные компьютеры. Жидкокристаллические панели характеризуются малой толщиной, малым весом и энергоэффективностью. Что касается способов монтажа драйверов на такие жидкокристаллические панели, известен так называемый способ COG (кристалл на стекле), который включает в себя прямой монтаж драйвера на одну (подложку с активной матрицей) из пары подложек, располагающихся противоположно друг другу по всему жидкокристаллическому материалу (например, см. JP 2003-172944A, JP 2005-301308A, JP 2003-241217A, JP 2004-325956A, JP 2005-241988A, WO 2008/015808A). Использование этого способа COG предоставляет возможность изготовления жидкокристаллических панелей меньшей толщины, меньшего веса и большей яркости и с более высоким разрешением между токопроводящими дорожками и выводами.

Кроме того, количество вертикальных и горизонтальных пикселов экранов отображения жидкокристаллических панелей, используемых в компактных электронных устройствах, таких как мобильные телефоны и PDA, за последние годы перешло с 160×120 QQVGA и 176×144 QCIF (общий промежуточный формат с уменьшенным вчетверо разрешением) до 320×240 QVGA и, в том числе, до 640×480 VGA. Это привело к увеличению количества токопроводящих дорожек и выводов, которые должны формироваться на подложке с активной матрицей, составляющей жидкокристаллическую панель. Однако, учитывая потребность в жидкокристаллических панелях меньших размеров и более высокого разрешения, размер подложки с активной матрицей не может быть увеличен.

Ввиду этого, известна подложка с активной матрицей, на которой множество соединительных токопроводящих дорожек, соответственно соединяющих множество токопроводящих дорожек сканирования, сформированных в области отображения, и множество выводов сканирования, расположенных в области расположения выводов, формируются на двух и более слоях (многослойно) (например, см. JP 2004-53702A, JP 2005-91962A). В частности, предварительно заданное количество множества соединительных токопроводящих дорожек формируется на том же слое (первом слое), как и слой, на котором формируются токопроводящие дорожки сканирования, а оставшиеся соединительные токопроводящие дорожки формируются на слое (втором слое), отличном от слоя, на котором формируются токопроводящие дорожки сканирования. Следует отметить, что между соединительными токопроводящими дорожками, сформированными на первом слое, и соединительными токопроводящими дорожками, сформированными на втором слое, вставляется изоляционный материал. Это предоставляет возможность реализации жидкокристаллической панели меньших размеров и более высокого разрешения без увеличения размера подложки с активной матрицей, поскольку соединительные токопроводящие дорожки, сформированные на первом слое, и соединительные токопроводящие дорожки, сформированные на втором слое, могут быть сформированы на подложке с активной матрицей так, чтобы пересекаться друг с другом.

В частности, в связи с тем, что между соединительными токопроводящими дорожками, сформированными на первом слое, и соединительными токопроводящими дорожками, сформированными на втором слое, вставляется изоляционный материал, возникновение короткого замыкания (утечки) между соединительными токопроводящими дорожками, сформированными на первом слое, и соединительными токопроводящими дорожками, сформированными на втором слое, является маловероятным. Однако между смежными соединительными токопроводящими дорожками, сформированными на том же слое, может возникнуть короткое замыкание, вызванное засорением в процессе фотолитографии, травления остаточных материалов или подобного во время изготовления подложки с активной матрицей. В частности, в последние годы требовались жидкокристаллические панели меньших размеров и более высокого разрешения, как обсуждалось выше, повышающие вероятность возникновения короткого замыкания между смежными соединительными токопроводящими дорожками, сформированными на том же слое, поскольку расстояние между токопроводящими дорожками в последние годы сокращалось все больше и больше. Следовательно, возросла важность проверки на предмет короткого замыкания между соединительными токопроводящими дорожками в процессе проверки во время изготовления или подобного подложек с активной матрицей. То есть процесс монтажа драйвера на дефектную подложку с активной матрицей, на которой возникает короткое замыкание токопроводящих дорожек, приводит к материальным потерям и эксплуатационным расходам.

Однако, несмотря на повышающуюся важность проверки на предмет короткого замыкания между соединительными токопроводящими дорожками, механизм для обнаружения короткого замыкания между смежными соединительными токопроводящими дорожками, сформированными на том же слое, относительно каждого из множества слоев в подложке с активной матрицей, имеющей два и более слоев, не был установлен. В вышеупомянутых патентных документах (например, см. JP 2003-172944A, JP 2005-301308A, JP 2003-241217A, JP 2004-325956A, JP 2005-241988A, WO 2008/015808A, JP 2004-53702A, JP 2005-91962A) конфигурация для обнаружения короткого замыкания между смежными соединительными токопроводящими дорожками, сформированными на том же слое относительно каждого из множества слоев в подложке с активной матрицей, имеющей два и более слоев, раскрыта не была.

Существо изобретения

Настоящее изобретение было создано с учетом вышеупомянутых проблем. Задача настоящего изобретения заключается в обеспечении подложки с активной матрицей, устройства отображения, способа проверки подложки с активной матрицей и способа проверки устройства отображения, которые предоставляют возможность надежного обнаружения короткого замыкания между смежными соединительными токопроводящими дорожками, сформированными на том же слое, посредством использования простой конфигурации, относительно каждого из множества слоев.

Для решения вышеупомянутой задачи подложка с активной матрицей в настоящем изобретении включает в себя множество первых токопроводящих дорожек, сформированных параллельно друг другу в области отображения, множество вторых токопроводящих дорожек, сформированных параллельно друг другу так, чтобы пересекать множество первых токопроводящих дорожек в области отображения, множество первых выводов и множество вторых выводов, расположенных в области расположения выводов, множество первых соединительных токопроводящих дорожек, соответственно соединяющих множество первых токопроводящих дорожек и множество первых выводов, и множество вторых соединительных токопроводящих дорожек, соответственно соединяющих множество вторых токопроводящих дорожек и множество вторых выводов. Множество первых соединительных токопроводящих дорожек включает в себя множество третьих соединительных токопроводящих дорожек и множество четвертых соединительных токопроводящих дорожек, причем третьи соединительные токопроводящие дорожки формируются на том же слое, как и слой, на котором формируются первые токопроводящие дорожки, а, по меньшей мере, часть четвертых токопроводящих дорожек формируется на слое, отличном от слоя, на котором формируются первые токопроводящие дорожки с помещенным между ними изоляционным материалом, и подложка с активной матрицей включает в себя множество первых переключающих элементов, соответственно соединенных с множеством третьих соединительных токопроводящих дорожек, множество вторых переключающих элементов, соответственно соединенных с множеством четвертых соединительных токопроводящих дорожек, первую общую токопроводящую дорожку, соединенную с первыми переключающими элементами, которые не являются смежными друг с другом среди множества первых переключающих элементов, и со вторыми переключающими элементами, которые не являются смежными друг с другом среди множества вторых переключающих элементов, и вторую общую токопроводящую дорожку, соединенную с первыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с первой общей токопроводящей дорожкой среди множества первых переключающих элементов, и со вторыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с первой общей токопроводящей дорожкой среди множества вторых переключающих элементов.

В соответствии с подложкой с активной матрицей настоящего изобретения, контрольные сигналы могут быть введены на третьи соединительные токопроводящие дорожки через первые переключающие элементы посредством ввода взаимно независимых контрольных сигналов на первую общую токопроводящую дорожку и вторую общую токопроводящую дорожку, при поддержании первых переключающих элементов во включенном состоянии, в процессе проверки во время изготовления подложки с активной матрицей. То есть взаимно независимые контрольные сигналы могут быть введены на смежные третьи соединительные токопроводящие дорожки. Благодаря этому между смежными третьими соединительными токопроводящими дорожками может быть обнаружено короткое замыкание. Следует отметить, что третьи соединительные токопроводящие дорожки формируются на том же слое, как и слой, на котором формируются первые токопроводящие дорожки.

Кроме того, контрольные сигналы могут быть введены на четвертые соединительные токопроводящие дорожки через вторые переключающие элементы посредством ввода взаимно независимых контрольных сигналов на первую общую токопроводящую дорожку и вторую общую токопроводящую дорожку, при поддержании вторых переключающих элементов во включенном состоянии. То есть взаимно независимые контрольные сигналы могут быть введены на смежные четвертые соединительные токопроводящие дорожки. Благодаря этому между смежными четвертыми соединительными токопроводящими дорожками может быть обнаружено короткое замыкание. Следует отметить, что, по меньшей мере, часть четвертых соединительных токопроводящих дорожек формируется на слое, отличном от слоя, на котором формируются первые токопроводящие дорожки с помещенным между ними изоляционным материалом.

Кроме того, проверочные токопроводящие дорожки для проверки на предмет короткого замыкания между смежными третьими соединительными токопроводящими дорожками и проверочные токопроводящие дорожки для проверки на предмет короткого замыкания между смежными четвертыми соединительными токопроводящими дорожками совокупно являются первой общей токопроводящей дорожкой и второй общей токопроводящей дорожкой. Следовательно, количество проверочных токопроводящих дорожек, формирующихся на подложке с активной матрицей, может быть сокращено по сравнению со способом, в котором проверочные токопроводящие дорожки для проверки на предмет короткого замыкания между смежными третьими соединительными токопроводящими дорожками и проверочные токопроводящие дорожки для проверки на предмет короткого замыкания между смежными четвертыми соединительными токопроводящими дорожками соответственно конфигурируются в качестве дискретных проверочных токопроводящих дорожек. Кроме того, поскольку количество проверочных токопроводящих дорожек может быть сокращено, может быть упрощена система для ввода контрольных сигналов, а проверка может быть реализована с помощью простого устройства контроля.

В результате может быть реализована подложка с активной матрицей, которая предоставляет возможность надежного обнаружения короткого замыкания между смежными соединительными токопроводящими дорожками, сформированными на том же слое, посредством использования простой конфигурации относительно каждого из множества слоев.

Для достижения вышеупомянутой задачи устройство отображения в настоящем изобретении снабжается подложкой с активной матрицей в соответствии с настоящим изобретением. Следует отметить, что устройство отображения предпочтительно является жидкокристаллическим устройством отображения.

Для достижения вышеупомянутой цели способ проверки подложки с активной матрицей или устройства отображения в настоящем изобретении включает в себя процесс проверки третьих соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на первую общую токопроводящую дорожку и вторую общую токопроводящую дорожку, при поддержании первых переключающих элементов во включенном состоянии, и процесс проверки четвертых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на первую общую токопроводящую дорожку и вторую общую токопроводящую дорожку, при поддержании вторых переключающих элементов во включенном состоянии.

В соответствии со способом проверки подложки с активной матрицей или устройства отображения настоящего изобретения короткое замыкание на третьих соединительных токопроводящих дорожках, сформированных на том же слое, как и слой, на котором формируются первые токопроводящие дорожки, может быть обнаружено посредством ввода взаимно независимых контрольных сигналов на первую общую токопроводящую дорожку и вторую общую токопроводящую дорожку, при поддержании первых переключающих элементов во включенном состоянии. Кроме того, короткое замыкание на четвертых соединительных токопроводящих дорожках, по меньшей мере, часть которых формируется на слое, отличном от слоя, на котором формируются первые токопроводящие дорожки, может быть обнаружено посредством ввода взаимно независимых контрольных сигналов на первую общую токопроводящую дорожку и вторую общую токопроводящую дорожку, при поддержании вторых переключающих элементов во включенном состоянии. Следует отметить, что процесс проверки третьих соединительных токопроводящих дорожек может следовать до или после процесса проверки четвертых соединительных токопроводящих дорожек.

Как было описано выше, подложка с активной матрицей, устройство отображения и способ проверки подложки с активной матрицей настоящего изобретения достигают результата надежного обнаружения короткого замыкания между смежными соединительными токопроводящими дорожками, сформированными на том же слое, с помощью простой конфигурации относительно каждого из множества слоев.

Краткое описание чертежей

Фиг.1 изображает вид сверху, иллюстрирующий схематическую конфигурацию жидкокристаллической панели в соответствии с вариантом осуществления;

фиг.2 изображает поперечный разрез, выполненный вдоль штриховой линии a-a' на фиг.1;

фиг.3 изображает поперечный разрез, иллюстрирующий схематическую конфигурацию другой жидкокристаллической панели в соответствии с вариантом осуществления, в позиции, аналогичной изображенной на фиг 2;

фиг.4 изображает вид сверху, иллюстрирующий схематическую конфигурацию другой жидкокристаллической панели в соответствии с вариантом осуществления;

фиг.5 изображает схему, иллюстрирующую увеличенный вид части E, изображенной на фиг.1;

фиг.6 изображает схему, иллюстрирующую часть другой подложки с активной матрицей в соответствии с вариантом осуществления, в позиции, аналогичной изображенной на фиг.5;

фиг.7 изображает иллюстративную схему, иллюстрирующую часть другой подложки с активной матрицей в соответствии с вариантом осуществления, в позиции, аналогичной изображенной на фиг.5;

фиг.8 изображает иллюстративную схему, иллюстрирующую часть другой подложки с активной матрицей в соответствии с вариантом осуществления, в позиции, аналогичной изображенной на фиг.5;

фиг.9 изображает иллюстративную схему, иллюстрирующую часть другой подложки с активной матрицей в соответствии с вариантом осуществления, в позиции, аналогичной изображенной на фиг.5.

Предпочтительный вариант осуществления изобретения

В варианте осуществления настоящего изобретения множество первых токопроводящих дорожек предпочтительно включает в себя множество третьих токопроводящих дорожек, каждая из которых имеет входной конец сигнала на одном конце, и множество четвертых токопроводящих дорожек, каждая из которых имеет входной конец сигнала на противоположном конце, причем третьи токопроводящие дорожки и четвертые токопроводящие дорожки формируются в области отображения поочередно, причем множество третьих соединительных токопроводящих дорожек предпочтительно включает в себя множество пятых соединительных токопроводящих дорожек, соответственно соединяющих множество первых выводов и входные концы третьих токопроводящих дорожек, которые не являются смежными друг с другом среди множества третьих токопроводящих дорожек, и множество шестых соединительных токопроводящих дорожек, соответственно соединяющих множество первых выводов и входные концы четвертых токопроводящих дорожек, которые не являются смежными друг с другом среди множества четвертых токопроводящих дорожек, причем множество четвертых соединительных токопроводящих дорожек предпочтительно включает в себя множество седьмых соединительных токопроводящих дорожек, соответственно соединяющих множество первых выводов и входные концы третьих токопроводящих дорожек, которые не являются смежными друг с другом и не соединяются с пятыми соединительными токопроводящими дорожками среди множества третьих токопроводящих дорожек, и множество восьмых соединительных токопроводящих дорожек, соответственно соединяющих множество первых выводов и входные концы четвертых токопроводящих дорожек, которые не являются смежными друг с другом и не соединяются с шестыми соединительными токопроводящими дорожками среди множества четвертых токопроводящих дорожек, причем первые переключающие элементы предпочтительно включают в себя множество третьих переключающих элементов, соответственно соединенных с множеством пятых соединительных токопроводящих дорожек, и множество четвертых переключающих элементов, соответственно соединенных с множеством шестых соединительных токопроводящих дорожек, причем вторые переключающие элементы предпочтительно включают в себя множество пятых переключающих элементов, соответственно соединенных с множеством седьмых соединительных токопроводящих дорожек, и множество шестых переключающих элементов, соответственно соединенных с множеством восьмых соединительных токопроводящих дорожек, причем первая общая токопроводящая дорожка предпочтительно включает в себя третью общую токопроводящую дорожку, соединенную с третьими переключающими элементами, которые не являются смежными друг с другом среди множества третьих переключающих элементов, и с пятыми переключающими элементами, которые не являются смежными друг с другом среди множества пятых переключающих элементов, и четвертую общую токопроводящую дорожку, соединенную с четвертыми переключающими элементами, которые не являются смежными друг с другом среди множества четвертых переключающих элементов, и с шестыми переключающими элементами, которые не являются смежными друг с другом среди множества шестых переключающих элементов, причем вторая общая токопроводящая дорожка предпочтительно включает в себя пятую общую токопроводящую дорожку, соединенную с третьими переключающими элементами, которые не являются смежными друг с другом и не соединяются с третьей общей токопроводящей дорожкой среди множества третьих переключающих элементов, и с пятыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с третьей общей токопроводящей дорожкой среди множества пятых переключающих элементов, и шестую общую токопроводящую дорожку, соединенную с четвертыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с четвертой общей токопроводящей дорожкой среди множества четвертых переключающих элементов, и с шестыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с четвертой общей токопроводящей дорожкой среди множества шестых переключающих элементов.

В варианте осуществления настоящего изобретения множество третьих переключающих элементов и множество пятых переключающих элементов предпочтительно формируются в периферийной области токопроводящих дорожек, рядом с входными концами третьих токопроводящих дорожек, и множество четвертых переключающих элементов и множество шестых переключающих элементов предпочтительно формируются в периферийной области токопроводящих дорожек, рядом с входными концами четвертых токопроводящих дорожек.

В варианте осуществления настоящего изобретения третья общая токопроводящая дорожка предпочтительно формируется в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества пятых соединительных токопроводящих дорожек и каждую из множества седьмых соединительных токопроводящих дорожек, причем пятая общая токопроводящая дорожка предпочтительно формируется в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества пятых соединительных токопроводящих дорожек и каждую из множества седьмых соединительных токопроводящих дорожек, причем четвертая общая токопроводящая дорожка предпочтительно формируется в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества шестых соединительных токопроводящих дорожек и каждую из множества восьмых соединительных токопроводящих дорожек, и шестая общая токопроводящая дорожка предпочтительно формируется в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества шестых соединительных токопроводящих дорожек и каждую из множества восьмых соединительных токопроводящих дорожек.

В варианте осуществления настоящего изобретения третья общая токопроводящая дорожка и пятая общая токопроводящая дорожка предпочтительно являются смежными друг с другом, причем четвертая общая токопроводящая дорожка и шестая общая токопроводящая дорожка предпочтительно являются смежными друг с другом, причем, по меньшей мере, один из множества третьих переключающих элементов предпочтительно формируется между третьей общей токопроводящей дорожкой и пятой общей токопроводящей дорожкой, причем, по меньшей мере, один из множества пятых переключающих элементов предпочтительно формируется между третьей общей токопроводящей дорожкой и пятой общей токопроводящей дорожкой, причем, по меньшей мере, один из множества четвертых переключающих элементов предпочтительно формируется между четвертой общей токопроводящей дорожкой и шестой общей токопроводящей дорожкой, и, по меньшей мере, один из множества шестых переключающих элементов предпочтительно формируется между четвертой общей токопроводящей дорожкой и шестой общей токопроводящей дорожкой.

В варианте осуществления настоящего изобретения множество третьих переключающих элементов предпочтительно формируется между третьей общей токопроводящей дорожкой и пятой общей токопроводящей дорожкой, причем все множество пятых переключающих элементов предпочтительно формируется между третьей общей токопроводящей дорожкой и пятой общей токопроводящей дорожкой, причем все множество четвертых переключающих элементов предпочтительно формируется между четвертой общей токопроводящей дорожкой и шестой общей токопроводящей дорожкой, а все множество шестых переключающих элементов предпочтительно формируется между четвертой общей токопроводящей дорожкой и шестой общей токопроводящей дорожкой.

В варианте осуществления настоящего изобретения первая общая токопроводящая дорожка затвора, соединенная с электродом затвора каждого третьего переключающего элемента и каждого пятого переключающего элемента, предпочтительно формируется между третьей общей токопроводящей дорожкой и пятой общей токопроводящей дорожкой с помощью третьих переключающих элементов, формирующихся на обеих сторонах, помещая между ними первую общую токопроводящую дорожку затвора, и пятых переключающих элементов, формирующихся на обеих сторонах, помещая между ними первую общую токопроводящую дорожку затвора, а вторая общая токопроводящая дорожка затвора, соединенная с электродом затвора каждого четвертого переключающего элемента и каждого шестого переключающего элемента, предпочтительно формируется между четвертой общей токопроводящей дорожкой и шестой общей токопроводящей дорожкой с помощью четвертых переключающих элементов, формирующихся на обеих сторонах, помещая между ними вторую общую токопроводящую дорожку затвора, и шестых переключающих элементов, формирующихся на обеих сторонах, помещая между ними вторую общую токопроводящую дорожку затвора.

В варианте осуществления настоящего изобретения подложка с активной матрицей предпочтительно дополнительно включает в себя множество первых удлиненных токопроводящих дорожек, индивидуально проходящих от множества первых выводов, соответственно соединенных с множеством пятых соединительных токопроводящих дорожек, и множества первых выводов, соответственно соединенных с множеством седьмых соединительных токопроводящих дорожек, седьмую общую токопроводящую дорожку, соединенную с каждой из множества первых удлиненных токопроводящих дорожек, множество вторых удлиненных токопроводящих дорожек, индивидуально проходящих от множества первых выводов, соответственно соединенных с множеством шестых соединительных токопроводящих дорожек, и множества первых выводов, соответственно соединенных с множеством восьмых соединительных токопроводящих дорожек, и восьмую общую токопроводящую дорожку, соединенную с каждой из множества вторых удлиненных токопроводящих дорожек.

В варианте осуществления настоящего изобретения предпочтительно каждая из множества вторых токопроводящих дорожек имеет входной конец сигнала на одном конце, и подложка с активной матрицей предпочтительно дополнительно включает в себя множество седьмых переключающих элементов, соединенных с противоположным концом вторых токопроводящих дорожек, девятую общую токопроводящую дорожку, соединенную с седьмыми переключающими элементами, которые не являются смежными друг с другом среди множества седьмых переключающих элементов, и десятую общую токопроводящую дорожку, соединенную с седьмыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с девятой общей токопроводящей дорожкой среди множества седьмых переключающих элементов.

В варианте осуществления настоящего изобретения множество первых токопроводящих дорожек предпочтительно включает в себя первую группу первых токопроводящих дорожек, смежных друг с другом, каждая из которых имеет входной конец сигнала на одном конце, и вторую группу первых токопроводящих дорожек, смежных друг с другом, каждая из которых имеет входной конец сигнала на противоположном конце, и множество первых соединительных токопроводящих дорожек предпочтительно соответственно соединяет множество первых выводов и входные концы первой группы первых токопроводящих дорожек, и соответственно соединяют множество первых выводов и входные концы второй группы первых токопроводящих дорожек.

В варианте осуществления настоящего изобретения первые токопроводящие дорожки предпочтительно являются токопроводящими дорожками сканирования, а вторые токопроводящие дорожки являются токопроводящими дорожками данных.

В варианте осуществления настоящего изобретения способ проверки подложки с активной матрицей, в соответствии с вариантом осуществления, или устройства отображения, снабженного подложкой с активной матрицей, в соответствии с вариантом осуществления, предпочтительно включает в себя процесс проверки пятых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании третьих переключающих элементов во включенном состоянии, процесс проверки седьмых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании пятых переключающих элементов во включенном состоянии, процесс проверки шестых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании четвертых переключающих элементов во включенном состоянии, и процесс проверки восьмых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании шестых переключающих элементов во включенном состоянии.

В варианте осуществления настоящего изобретения способ проверки подложки с активной матрицей, в соответствии с вариантом осуществления, или устройства отображения, снабженного подложкой с активной матрицей, в соответствии с вариантом осуществления, предпочтительно включает в себя процесс проверки третьих токопроводящих дорожек посредством ввода контрольного сигнала с седьмой общей токопроводящей дорожки, процесс проверки четвертых токопроводящих дорожек посредством ввода контрольного сигнала с восьмой общей токопроводящей дорожки, процесс отключения множества первых удлиненных токопроводящих дорожек и множества вторых удлиненных токопроводящих дорожек, процесс проверки пятых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании третьих переключающих элементов во включенном состоянии, процесс проверки седьмых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании пятых переключающих элементов во включенном состоянии, процесс проверки шестых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании четвертых переключающих элементов во включенном состоянии, и процесс проверки восьмых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании шестых переключающих элементов во включенном состоянии.

В варианте осуществления настоящего изобретения способ проверки подложки с активной матрицей, в соответствии с вариантом осуществления, или устройства отображения, снабженного подложкой с активной матрицей, в соответствии с вариантом осуществления, предпочтительно включает в себя процесс проверки третьих токопроводящих дорожек посредством ввода контрольного сигнала с седьмой общей токопроводящей дорожки, процесс проверки четвертых токопроводящих дорожек посредством ввода контрольного сигнала с восьмой общей токопроводящей дорожки, процесс проверки вторых токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на девятую общую токопроводящую дорожку и десятую общую токопроводящую дорожку, при поддержании седьмых переключающих элементов во включенном состоянии, процесс отключения множества первых удлиненных токопроводящих дорожек и множества вторых удлиненных токопроводящих дорожек, процесс проверки пятых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании третьих переключающих элементов во включенном состоянии, процесс проверки седьмых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании пятых переключающих элементов во включенном состоянии, процесс проверки шестых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании четвертых переключающих элементов во включенном состоянии, и процесс проверки восьмых соединительных токопроводящих дорожек посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании шестых переключающих элементов во включенном состоянии.

Далее в настоящем документе вариант осуществления настоящего изобретения будет описываться со ссылкой на чертежи.

Однако, на нижеупомянутых в настоящем документе чертежах, в целях простоты описания, только основные элементы, требуемые для описания настоящего изобретения, среди составляющих элементов варианта осуществления настоящего изобретения, изображаются в упрощенной форме. Следовательно, подложка с активной матрицей, в соответствии с настоящим изобретением, может быть снабжена произвольными составляющими элементами, которые не изображаются на чертежах, упомянутых в настоящем описании. Кроме того, размерности на чертежах не предназначаются для точного представления фактических размерностей составляющих элементов или размерных пропорций элементов.

Вышеупомянутые с первой по десятую общие токопроводящие дорожки будут описаны в настоящем варианте осуществления в качестве с первой по десятую контрольных токопроводящих дорожек. Более того, вышеупомянутые первая и вторая общие токопроводящие дорожки затвора будут описаны в настоящем варианте осуществления в качестве первой и второй токопроводящих дорожек управления.

Фиг.1 является видом сверху, иллюстрирующим схематическую конфигурацию жидкокристаллической панели 1, в соответствии с настоящим вариантом осуществления. Как изображено на фиг.1, жидкокристаллическая панель 1 снабжена подложкой 2 с активной матрицей и противоположной подложкой 3, которая находится напротив подложки 2 с активной матрицей. Жидкокристаллический материал (не изображен) помещается и содержится между подложкой 2 с активной матрицей и противоположной подложкой 3. Следует отметить, что слой цветного фильтра, который включает в себя фильтры R (красного), G (зеленого) и В (синего) цветов и черную матрицу, которая препятствует проникновению света между этими цветными фильтрами, формируется на противоположной подложке 3, в соответствии с настоящим вариантом осуществления. Общие электроды формируются на слое цветного фильтра.

В данном случае жидкокристаллическая панель 1, в соответствии с настоящим вариантом осуществления, используется в электронном устройстве для мобильных терминалов, таких как, например, мобильный телефон, PDA (личный цифровой секретарь), PHS (персональная телефонная система) или HHT (малогабаритный пульт). Помимо электронного устройства для мобильных терминалов жидкокристаллическая панель 1, в соответствии с настоящим вариантом осуществления, также используется в электронном устройстве, таком как игровой терминал, автомобильная навигационная система, персональный компьютер, телевизор, видеокамера или цифровая камера. В данном случае электронное устройство, снабженное жидкокристаллической панелью 1, является вариантом осуществления жидкокристаллического устройства отображения, в соответствии с настоящим изобретением. Следует отметить, что подложка 2 с активной матрицей, в соответствии с настоящим вариантом осуществления, может быть обеспечена в панели (устройстве отображения), отличной от жидкокристаллической панели 1, такой как устройство отображения с автоэлектронной эмиссией, плазменное устройство отображения или органическое электролюминесцентное устройство отображения.

Подложка 2 с активной матрицей имеет область 4 отображения, область 5 расположения выводов и периферийную область 6 токопроводящей дорожки, которая находится за пределами области 4 отображения и окружает область 4 отображения. Следует отметить, что далее в настоящем документе одна сторона жидкокристаллической панели 1 будет обозначена как первая сторона S 1 (нижняя сторона на фиг.1), стороны, находящиеся слева и справа, помещающие между собой эту первую сторону S 1 , будут обозначены соответственно как вторая сторона S 2 и третья сторона S 3 , а сторона, находящаяся напротив первой стороны S 1 будет обозначена как четвертая сторона S 4 .

В данном случае, как изображено на фиг.1, длина H второй стороны S 2 (третьей стороны S 3 ) подложки 2 с активной матрицей является больше длины L второй стороны S 2 (третьей стороны S 3 ) противоположной подложки 3. В случае, когда подложка 2 с активной матрицей и противоположная подложка 3 слепляются друг с другом через жидкокристаллический материал (не изображен), область 5 расположения выводов подложки 2 с активной матрицей будет располагаться ближе к первой стороне S 1 по сравнению с противоположной подложкой 3.

Первые токопроводящие дорожки 40 1 -40 7 (первые токопроводящие дорожки, третьи токопроводящие дорожки) сканирования, вторые токопроводящие дорожки 41 1 -41 6 (первые токопроводящие дорожки, четвертые токопроводящие дорожки) сканирования и токопроводящие дорожки 42 1 , 42 2 , 42 3 , , 42 i (вторые токопроводящие дорожки) данных формируются в области 4 отображения. В данном случае первые токопроводящие дорожки 40 1 -40 7 сканирования соответственно имеют входные концы 43 1 -43 7 для сигналов сканирования на одном конце. Кроме того, вторые токопроводящие дорожки 41 1 -41 6 сканирования соответственно имеют входные концы 44 1 -44 6 для сигналов сканирования на противоположном конце. Более того, токопроводящие дорожки 42 1 , 42 2 , 42 3 , , 42 i данных соответственно имеют входные концы 45 1 , 45 2 , 45 3 , , 45 i для сигналов данных на одном конце. Следует отметить, что на фиг.1 токопроводящие дорожки 42 1 , 42 2 , 42 3 , , 42 i данных обозначаются просто как ссылочный номер 42, а входные концы 45 1 , 45 2 , 45 3 , , 45 i обозначаются просто как ссылочный номер 45.

В целях простоты описания на фиг.1 изображаются семь первых токопроводящих дорожек 40 1 -40 7 сканирования и шесть вторых токопроводящих дорожек 41 1 -41 6 сканирования, но количество первых токопроводящих дорожек сканирования и вторых токопроводящих дорожек сканирования, которые формируются в области 4 отображения, является фактически большим изображенного. Количество первых токопроводящих дорожек сканирования и вторых токопроводящих дорожек сканирования является произвольным и, в частности, не ограничивается в данном случае.

Следует отметить, что далее в настоящем документе, исключительно в случае, когда отдельные токопроводящие дорожки и переключающие элементы должны различаться, описание будет обеспечено индексами для отличия отдельных токопроводящих дорожек и связанных переключающих элементов, например, таких как токопроводящая дорожка 42 1 данных, а в случае, когда отдельные токопроводящие дорожки и переключающие элементы не должны, в частности, различаться, или в случае, когда токопроводящие дорожки и переключающие элементы упоминаются совместно, описание будет обеспечиваться без прикрепления индексов, таких как, например, токопроводящие дорожки 42 данных. Кроме того, далее в настоящем документе, в случаях, когда первые токопроводящие дорожки 40 1 -40 7 сканирования и вторые токопроводящие дорожки 41 1 -41 6 сканирования не должны различаться или упоминаются совместно, описание попросту будет ссылаться на токопроводящие дорожки 40 и 41 сканирования.

В данном случае, в настоящем варианте осуществления, первые токопроводящие дорожки 40 1 -40 7 сканирования и вторые токопроводящие дорожки 41 1 -41 6 сканирования формируются в области 4 отображения поочередно и так, чтобы находиться параллельно друг с другом. То есть токопроводящие дорожки 40 и 41 сканирования формируются в области 4 отображения так, чтобы располагаться от четвертой стороны S 4 до первой стороны S 1 следующим образом: первая токопроводящая дорожка 40 1 сканирования, вторая токопроводящая дорожка 41 1 сканирования, первая токопроводящая дорожка 40 2 сканирования, вторая токопроводящая дорожка 41 2 сканирования, первая токопроводящая дорожка 40 3 сканирования, вторая токопроводящая дорожка 41 3 сканирования и так далее. Кроме того, токопроводящие дорожки 42 1 , 42 2 , 42 3 , , 42 i данных формируются в области 4 отображения параллельно друг другу и так, чтобы пересекать токопроводящие дорожки 40 и 41 сканирования. В настоящем варианте осуществления токопроводящие дорожки 42 данных формируются в области 4 отображения согласно RGB. Другими словами, в области 4 отображения формируются токопроводящие дорожки 42 данных для R, токопроводящие дорожки 42 данных для G и токопроводящие дорожки 42 данных для В. Однако, в случае монохромной жидкокристаллической панели 1, настоящее изобретение не ограничивается этим. Более того, помимо токопроводящих дорожек 40 и 41 сканирования и токопроводящих дорожек 42 данных в области 4 отображения формируются токопроводящие дорожки накопительного конденсатора (не изображены). Токопроводящие дорожки накопительного конденсатора формируются в области 4 отображения так, чтобы находиться параллельно токопроводящим дорожкам 40 и 41 сканирования.

Следует отметить, что переключающие элементы, такие как транзисторы TFT (тонкопленочные транзисторы) или MIM (металл-диэлектрик-металл) (не изображены), и электроды (R, G или B) (не изображены) элементов изображения, соединенные с этими переключающими элементами, формируются в пересекающихся участках токопроводящих дорожек 40 и 41 сканирования и токопроводящих дорожек 42 данных.

Область 5 расположения выводов является областью, в которой на подложке 2 с активной матрицей располагаются множество выводов (первых выводов) 51 сканирования и множество выводов (вторых выводов) 52 данных. Драйвер или снабженная драйвером гибкая подложка с токопроводящими дорожками электрически соединяется с выводами 51 сканирования и выводами 52 данных в области 5 расположения выводов. Следовательно, выводы 51 сканирования являются выводами, на которые могут быть введены сигналы сканирования от драйвера. Кроме того, выводы 52 данных являются выводами, на которые могут быть введены сигналы данных от драйвера. Следует отметить, что драйвер может быть соединен в области 5 расположения выводов с помощью способа COG (кристалл на стекле). Кроме того, снабженная драйвером гибкая подложка с токопроводящими дорожками может быть соединена в области 5 расположения выводов с помощью способа TCP (ленточный кристаллоноситель). Следует отметить, что способ соединения в данном случае не ограничен.

Следует отметить, что фиг.1 изображает пример, в котором может быть расположен один драйвер, но настоящее изобретение не ограничивается этим. Например, посредством обеспечения множества областей 5 расположения выводов на подложке 2 с активной матрицей может быть выбрана конфигурация, в которой во множестве областей 5 расположения выводов может быть соответственно расположено множество драйверов.

Правосторонние соединительные токопроводящие дорожки (первые соединительные токопроводящие дорожки) 61 1 -61 7 сканирования, соответственно соединяющие выводы 51 сканирования и входные концы 43 1 -43 7 для сигналов сканирования, обеспечиваемые на одном конце первых токопроводящих дорожек 40 1 -40 7 сканирования, формируются в периферийной области 6 токопроводящих дорожек. То есть правосторонние соединительные токопроводящие дорожки 61 1 -61 7 сканирования отбираются с входных концов 43 1 -43 7 для сигналов сканирования к третьей стороне S 3 , формируются в периферийной области 6 токопроводящих дорожек вдоль третьей стороны S 3 и соединяются с выводами 51 сканирования.

В данном случае правосторонние соединительные токопроводящие дорожки 61 1 -61 7 сканирования включают в себя первые правосторонние соединительные токопроводящие дорожки (третьи соединительные токопроводящие дорожки, пятые соединительные токопроводящие дорожки) 61 1 , 61 3 , 61 5 и 61 7 сканирования и вторые правосторонние соединительные токопроводящие дорожки (четвертые соединительные токопроводящие дорожки, седьмые соединительные токопроводящие дорожки) 61 2 , 61 4 и 61 6 сканирования. Первые правосторонние соединительные токопроводящие дорожки 61 1 , 61 3 , 61 5 и 61 7 сканирования являются токопроводящими дорожками, сформированными на том же слое, как и слой, на котором формируются токопроводящие дорожки 40 и 41 сканирования. Следует отметить, что далее в настоящем документе слой, на котором формируются токопроводящие дорожки 40 и 41 сканирования, будет называться «первым слоем». Вторые правосторонние соединительные токопроводящие дорожки 61 2 , 61 4 и 61 6 сканирования являются токопроводящими дорожками, по меньшей мере, часть которых формируется на слое, отличном от слоя (первого слоя), на котором формируются первые токопроводящие дорожки 40 1 -40 7 сканирования с помещенным между ними изоляционным материалом. Следует отметить, что далее в настоящем документе слой, отличный от слоя, на котором формируются токопроводящие дорожки 40 и 41 сканирования, будет называться «вторым слоем». Другими словами, токопроводящие дорожки 42 данных формируются на втором слое.

В данном случае вторые правосторонние соединительные токопроводящие дорожки 61 2 , 61 4 и 61 6 сканирования соответственно имеют соединительные участки 62 2 , 62 4 и 62 6 . В настоящем варианте осуществления участки вторых правосторонних соединительных токопроводящих дорожек 61 2 , 61 4 и 61 6 сканирования, находящиеся между соединительными участками 62 2 , 62 4 и 62 6 и входными концами 43 2 , 43 4 и 43 6 первых токопроводящих дорожек 40 2 , 40 4 и 40 6 сканирования, формируются на первом слое, а участки, находящиеся между выводами 51 сканирования и соединительными участками 62 2 , 62 4 и 62 6 , формируются на втором слое. То есть токопроводящие дорожки, сформированные на первом слое, электрически соединяются с токопроводящими дорожками, сформированными на втором слое, в соединительных участках 62 2 , 62 4 и 62 6 . Следует отметить, что касаемо способа электрического соединения токопроводящих дорожек, токопроводящие дорожки, формирующиеся на первом слое, и токопроводящие дорожки, сформированные на втором слое, могут быть приведены в прямой контакт через контактные отверстия, сформированные в изоляционном материале, или токопроводящие дорожки, сформированные на первом слое, и токопроводящие дорожки, сформированные на втором слое, могут быть электрически соединены через электроды, дополнительно сформированные на отдельном слое. То есть, поскольку способ электрического соединения токопроводящих дорожек является рассматриваемым, могут быть использованы различные произвольные способы со способом, не ограничиваемым в данном случае. Кроме того, позиции соединительных участков 62 2 , 62 4 и 62 6 являются произвольными и не предназначены для ограничения позициями, изображенными на фиг.1.

Фиг.2 изображает вид в поперечном разрезе, выполненном вдоль штриховой линии a-a', изображенной на фиг.1. Как изображено на фиг.2, первые правосторонние соединительные токопроводящие дорожки 61 1 , 61 3 , 61 5 и 61 7 сканирования формируются в качестве первого слоя на подложке 2 с активной матрицей. Изоляционная пленка (изоляционный материал) 7 формируется на подложке 2 с активной матрицей так, чтобы покрывать первые правосторонние соединительные токопроводящие дорожки 61 1 , 61 3 , 61 5 и 61 7 сканирования. Кроме того, вторые правосторонние соединительные токопроводящие дорожки 61 2 , 61 4 и 61 6 сканирования формируются в качестве второго слоя на изоляционной пленке 7. Более того, на изоляционной пленке 7 формируется защитная пленка 8 так, чтобы покрывать вторые правосторонние соединительные токопроводящие дорожки 61 2 , 61 4 и 61 6 сканирования. То есть изоляционная пленка 7 вставляется между первыми правосторонними соединительными токопроводящими дорожками 61 1 , 61 3 , 61 5 и 61 7 сканирования и вторыми правосторонними соединительными токопроводящими дорожками 61 2 , 61 4 и 61 6 сканирования.

Следовательно, в настоящем варианте осуществления первые правосторонние соединительные токопроводящие дорожки 61 1 , 61 3 , 61 5 и 61 7 сканирования формируются на первом слое, и, по меньшей мере, часть вторых правосторонних соединительных токопроводящих дорожек 61 2 , 61 4 и 61 6 сканирования формируются на втором слое. Следовательно, может быть реализована подложка с активной матрицей меньших размеров и более высокого разрешения по сравнению со методом, в котором все правосторонние соединительные токопроводящие дорожки 61 1 -61 7 сканирования формируются на одном слое.

Следует отметить, что выше был описан пример, в котором правосторонние соединительные токопроводящие дорожки 61 1 -61 7 сканирования формируются на первом слое и втором слое в установленном порядке от третьей стороны S 3 до второй стороны S 2 в позиции штриховой линии а-a', изображенной на фиг.1, но настоящее изобретение не ограничивается этим. Например, как изображено на фиг.3, правосторонние соединительные токопроводящие дорожки сканирования могут быть сформированы на первом слое и втором слое так, чтобы первые правосторонние соединительные токопроводящие дорожки 61 1 сканирования и вторые правосторонние соединительные токопроводящие дорожки 61 2 сканирования перекрывали друг друга, первые правосторонние соединительные токопроводящие дорожки 61 3 сканирования и вторые правосторонние соединительные токопроводящие дорожки 61 4 сканирования перекрывали друг друга, и чтобы первые правосторонние соединительные токопроводящие дорожки 61 5 сканирования и вторые правосторонние соединительные токопроводящие дорожки 61 6 сканирования перекрывали друг друга. В этом случае может быть реализована подложка 2 с активной матрицей меньших размеров и более высокого разрешения по сравнению со способом, изображенным на фиг.2.

Возвратимся к фиг.1, на которой множество первых удлиненных токопроводящих дорожек 53, соответственно проходящих к первой стороне S 1 от множества выводов 51 сканирования, соединенных с правосторонними соединительными токопроводящими дорожками 61 1 -61 7 сканирования, соединяется с множеством выводов 51 сканирования. Кроме того, первая проверочная токопроводящая дорожка (седьмая проверочная токопроводящая дорожка) 63 для токопроводящих дорожек сканирования соединяется с множеством первых удлиненных токопроводящих дорожек 53. То есть первая проверочная токопроводящая дорожка 63 для токопроводящих дорожек сканирования соединяется с каждой из множества первых удлиненных токопроводящих дорожек 53. Кроме того, первая контрольная контактная площадка 64 для токопроводящих дорожек сканирования дополнительно соединяется с первой проверочной токопроводящей дорожкой 63 для токопроводящих дорожек сканирования. Первая контрольная контактная площадка 64 для токопроводящих дорожек сканирования является контактной площадкой, посредством которой могут быть поданы контрольные сигналы сканирования. Следует отметить, что контрольные сигналы сканирования являются контрольными сигналами, которые функционируют в качестве сигналов сканирования.

В настоящем варианте осуществления, в связи с тем, что первая проверочная токопроводящая дорожка 63 для токопроводящих дорожек сканирования соединяется с каждой из множества первых удлиненных токопроводящих дорожек 53, контрольные сигналы сканирования могут быть совокупно введены на первые токопроводящие дорожки 40 1 -40 7 сканирования с первой контрольной контактной площадки 64 для токопроводящих дорожек сканирования. Кроме того, в связи с тем, что первая проверочная токопроводящая дорожка 63 для токопроводящих дорожек сканирования соединяется с каждой из множества первых удлиненных токопроводящих дорожек 53, статическое электричество, сформированное в подложке 2 с активной матрицей, может быть ликвидировано или рассеяно с первой проверочной токопроводящей дорожки 63 для токопроводящих дорожек сканирования и первой контрольной контактной площадки 64 для токопроводящих дорожек сканирования. Поскольку статическое электричество, сформированное в подложке 2 с активной матрицей, может быть ликвидировано или рассеяно, то может быть пресечено короткое замыкание или разрыв из-за статического электричества, а также изменения в характеристиках TFT или MIM и т.п.

Кроме того, левосторонние соединительные токопроводящие дорожки (первые соединительные токопроводящие дорожки) 65 1 -65 6 сканирования, соответственно соединяющие выводы 51 сканирования и входные концы 44 1 -44 6 для сигналов сканирования, обеспечиваемые на противоположном конце вторых токопроводящих дорожек 41 1 -41 6 сканирования, формируются в периферийной области 6 токопроводящих дорожек. То есть левосторонние соединительные токопроводящие дорожки 65 1 -65 6 сканирования отбираются с входных концов 44 1 -44 6 для сигналов сканирования ко второй стороне S 2 , формируются в периферийной области 6 токопроводящих дорожек вдоль второй стороны S 2 и соединяются с выводами 51 сканирования.

В данном случае левосторонние соединительные токопроводящие дорожки 65 1 -65 6 сканирования включают в себя первые левосторонние соединительные токопроводящие дорожки (третьи соединительные токопроводящие дорожки, шестые соединительные токопроводящие дорожки) 65 1 , 65 3 и 65 5 сканирования и вторые левосторонние соединительные токопроводящие дорожки (четвертые соединительные токопроводящие дорожки, восьмые соединительные токопроводящие дорожки) 65 2 , 65 4 и 65 6 сканирования. Первые левосторонние соединительные токопроводящие дорожки 65 1 , 65 3 и 65 5 сканирования являются токопроводящими дорожками, формирующимися на первом слое. Вторые левосторонние соединительные токопроводящие дорожки 65 2 , 65 4 и 65 6 сканирования являются токопроводящими дорожками, по меньшей мере, часть которых формируется на втором слое.

В данном случае вторые левосторонние соединительные токопроводящие дорожки 65 2 , 65 4 и 65 6 сканирования соответственно имеют соединительные элементы 66 2 , 66 4 и 66 6 , подобно вторым правосторонним соединительным токопроводящим дорожкам 61 2 , 61 4 и 61 6 сканирования. В настоящем варианте осуществления участки вторых левосторонних соединительных токопроводящих дорожек 65 2 , 65 4 и 65 6 сканирования, находящиеся между соединительными участками 66 2 , 66 4 и 66 6 и входными концами 44 2 , 44 4 и 44 6 вторых токопроводящих дорожек 41 2 , 41 4 и 41 6 сканирования, формируются на первом слое, а участки, находящиеся между соединительными участками 66 2 , 66 4 и 66 6 и выводами 51 сканирования, формируются на втором слое. То есть токопроводящие дорожки, сформированные на первом слое, электрически соединяются с токопроводящими дорожками, сформированными на втором слое, в соединительных участках 66 2 , 66 4 и 66 6 . Следует отметить, что способ электрического соединения токопроводящих дорожек является произвольным, и позиции соединительных участков 66 2 , 66 4 и 66 6 также не ограничиваются подобно конфигурации, описанной для вторых правосторонних соединительных токопроводящих дорожек 61 2 , 61 4 и 61 6 сканирования.

Множество вторых удлиненных токопроводящих дорожек 54, соответственно проходящих от множества выводов 51 сканирования, соединенных с левосторонними соединительными токопроводящими дорожками 64 сканирования к первой стороне S 1 , соединяются с множеством выводов 51 сканирования. Кроме того, вторая проверочная токопроводящая дорожка (восьмая проверочная токопроводящая дорожка) 67 для токопроводящих дорожек сканирования соединяется с множеством вторых удлиненных токопроводящих дорожек 54. То есть вторая проверочная токопроводящая дорожка 67 для токопроводящих дорожек сканирования соединяется с каждой из множества вторых удлиненных токопроводящих дорожек 54. Кроме того, вторая контрольная контактная площадка 68 для токопроводящих дорожек сканирования дополнительно соединяется со второй проверочной токопроводящей дорожкой 67 для токопроводящих дорожек сканирования. Вторая контрольная контактная площадка 68 для токопроводящих дорожек сканирования является контактной площадкой, посредством которой могут быть введены контрольные сигналы сканирования.

В настоящем варианте осуществления, в связи с тем, что вторая проверочная токопроводящая дорожка 67 для токопроводящих дорожек сканирования соединяется с каждой из множества вторых удлиненных токопроводящих дорожек 54, контрольные сигналы сканирования могут быть совокупно введены на вторые токопроводящие дорожки 41 1 -41 6 сканирования со второй контрольной контактной площадки 68 для токопроводящих дорожек сканирования. Кроме того, в связи с тем, что вторая проверочная токопроводящая дорожка 67 для токопроводящих дорожек сканирования соединяется с каждой из множества вторых удлиненных токопроводящих дорожек 54, статическое электричество, сформированное в подложке 2 с активной матрицей, может быть ликвидировано или рассеяно со второй проверочной токопроводящей дорожки 67 для токопроводящих дорожек сканирования и второй контрольной контактной площадки 68 для токопроводящих дорожек сканирования.

Кроме того, правосторонние переключающие элементы 69 1 -69 7 сканирования, соответственно соединенные с правосторонними соединительными токопроводящими дорожками 61 1 -61 7 сканирования, формируются в периферийной области 6 токопроводящих дорожек. В частности, правосторонние переключающие элементы 69 1 -69 7 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с входными концами 43 1 -43 7 для сигналов сканирования. В данном случае правосторонние переключающие элементы 69 1 -69 7 сканирования включают в себя первые правосторонние переключающие элементы (первые переключающие элементы, третьи переключающие элементы) 69 1 , 69 3 , 69 5 и 69 7 сканирования, соответственно соединенные с первыми правосторонними соединительными токопроводящими дорожками 61 1 , 61 3 , 61 5 и 61 7 сканирования, и вторые правосторонние переключающие элементы (вторые переключающие элементы, пятые переключающие элементы) 69 2 , 69 4 и 69 6 сканирования, соответственно соединенные со вторыми правосторонними соединительными токопроводящими дорожками 61 2 , 61 4 и 61 6 сканирования.

В данном случае первая проверочная токопроводящая дорожка (первая проверочная токопроводящая дорожка, третья проверочная токопроводящая дорожка) 70 для правосторонних соединительных токопроводящих дорожек сканирования дополнительно соединяется с первым правосторонним переключающим элементом 69 1 сканирования, вторым правосторонним переключающим элементом 69 4 сканирования и первым правосторонним переключающим элементом 69 5 сканирования. То есть первая проверочная токопроводящая дорожка 70 для правосторонних соединительных токопроводящих дорожек сканирования является проверочной токопроводящей дорожкой, выполненной с возможностью ввода контрольных сигналов сканирования на несмежные первые правосторонние переключающие элементы 69 1 и 69 5 сканирования среди первых правосторонних переключающих элементов 69 1 , 69 3 , 69 5 и 69 7 сканирования и на несмежный второй правосторонний переключающий элемент 69 4 сканирования среди вторых правосторонних переключающих элементов 69 2 , 69 4 и 69 6 сканирования. Следует отметить, что первая проверочная токопроводящая дорожка 70 для правосторонних соединительных токопроводящих дорожек сканирования формируется в периферийной области 6 токопроводящих дорожек так, чтобы пересекать каждую из правосторонних соединительных токопроводящих дорожек 61 1 -61 7 сканирования.

Кроме того, первая контрольная контактная площадка 71 для правосторонних соединительных токопроводящих дорожек сканирования дополнительно соединяется с первой проверочной токопроводящей дорожкой 70 для правосторонних соединительных токопроводящих дорожек сканирования. Первая контрольная контактная площадка 71 для правосторонних соединительных токопроводящих дорожек сканирования является контактной площадкой, посредством которой могут быть введены контрольные сигналы сканирования. Благодаря этому контрольные сигналы сканирования могут быть введены на первые правосторонние соединительные токопроводящие дорожки 61 1 сканирования, вторые правосторонние соединительные токопроводящие дорожки 61 4 сканирования и на первые правосторонние соединительные токопроводящие дорожки 61 5 сканирования с первой контрольной контактной площадки 71 для правосторонних соединительных токопроводящих дорожек сканирования.

Кроме того, вторая проверочная токопроводящая дорожка (вторая проверочная токопроводящая дорожка, пятая проверочная токопроводящая дорожка) 72 для правосторонних соединительных токопроводящих дорожек сканирования дополнительно соединяется со вторым правосторонним переключающим элементом 69 2 сканирования, первым правосторонним переключающим элементом 69 3 сканирования, вторым правосторонним переключающим элементом 69 6 сканирования и первым правосторонним переключающим элементом 69 7 сканирования. То есть вторая проверочная токопроводящая дорожка 72 для правосторонних соединительных токопроводящих дорожек сканирования является проверочной токопроводящей дорожкой, выполненной с возможностью ввода контрольных сигналов сканирования на несмежные первые правосторонние переключающие элементы 69 3 и 69 7 сканирования, которые не соединяются с первой проверочной токопроводящей дорожкой 70 для правосторонних соединительных токопроводящих дорожек сканирования среди первых правосторонних переключающих элементов 69 1 , 69 3 , 69 5 и 69 7 сканирования, и на несмежные вторые правосторонние переключающие элементы 69 2 и 69 6 сканирования, которые не соединяются с первой проверочной токопроводящей дорожкой 70 для правосторонних соединительных токопроводящих дорожек сканирования среди вторых правосторонних переключающих элементов 69 2 , 69 4 и 69 6 сканирования. Следует отметить, что вторая проверочная токопроводящая дорожка 72 для правосторонних соединительных токопроводящих дорожек сканирования формируется в периферийной области 6 токопроводящих дорожек так, чтобы пересекать каждую из правосторонних соединительных токопроводящих дорожек 61 1 -61 7 сканирования.

Кроме того, вторая контрольная контактная площадка 73 для правосторонних соединительных токопроводящих дорожек сканирования дополнительно соединяется со второй проверочной токопроводящей дорожкой 72 для правосторонних соединительных токопроводящих дорожек сканирования. Вторая контрольная контактная площадка 73 для правосторонних соединительных токопроводящих дорожек сканирования является контактной площадкой, посредством которой могут быть введены контрольные сигналы сканирования. Благодаря этому контрольные сигналы сканирования могут быть введены на вторую правостороннюю соединительную токопроводящую дорожку 61 2 сканирования, первую правостороннюю соединительную токопроводящую дорожку 61 3 сканирования, вторую правостороннюю соединительную токопроводящую дорожку 61 6 сканирования и первую правостороннюю соединительную токопроводящую дорожку 61 7 сканирования со второй контрольной контактной площадки 73 для правосторонних соединительных токопроводящих дорожек сканирования.

То есть, в связи с тем, что первая проверочная токопроводящая дорожка 70 для правосторонних соединительных токопроводящих дорожек сканирования, первая контрольная контактная площадка 71 для правосторонних соединительных токопроводящих дорожек сканирования, вторая проверочная токопроводящая дорожка 72 для правосторонних соединительных токопроводящих дорожек сканирования и вторая контрольная контактная площадка 73 для правосторонних соединительных токопроводящих дорожек сканирования формируются, как описано выше, в периферийной области 6 токопроводящих дорожек, различные контрольные сигналы сканирования могут быть введены на каждую из смежных первых правосторонних соединительных токопроводящих дорожек 61 1 , 61 3 , 61 5 и 61 7 сканирования. Благодаря этому может быть обнаружено короткое замыкание между смежными первыми правосторонними соединительными токопроводящими дорожками 61 1 , 61 3 , 61 5 и 61 7 сканирования, сформированными на первом слое. На каждую из смежных вторых правосторонних соединительных токопроводящих дорожек 61 2 , 61 4 и 61 6 сканирования также могут быть введены различные контрольные сигналы сканирования. Благодаря этому также может быть обнаружено короткое замыкание между смежными вторыми правосторонними соединительными токопроводящими дорожками 61 2 , 61 4 и 61 6 сканирования, сформированными на втором слое.

Кроме того, левосторонние переключающие элементы 74 1 -74 6 сканирования, соответственно соединенные с левосторонними соединительными токопроводящими дорожками 65 1 -65 6 сканирования, формируются в периферийной области 6 токопроводящих дорожек. В частности, левосторонние переключающие элементы 74 1 -74 6 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с входными концами 44 1 -44 6 для сигналов сканирования. В данном случае левосторонние переключающие элементы 74 1 -74 6 сканирования включают в себя первые левосторонние переключающие элементы (первые переключающие элементы, четвертые переключающие элементы) 74 1 , 74 3 и 74 5 сканирования, соответственно соединенные с первыми левосторонними соединительными токопроводящими дорожками 65 1 , 65 3 и 65 5 сканирования, и вторые левосторонние переключающие элементы (вторые переключающие элементы, шестые переключающие элементы) 74 2 , 74 4 и 74 6 сканирования, соответственно соединенные со вторыми левосторонними соединительными токопроводящими дорожками 66 2 , 66 4 и 65 6 сканирования.

В данном случае первая проверочная токопроводящая дорожка (первая проверочная токопроводящая дорожка, четвертая проверочная токопроводящая дорожка) 75 для левосторонних соединительных токопроводящих дорожек сканирования дополнительно соединяется с первым левосторонним переключающим элементом 74 1 сканирования, вторым левосторонним переключающим элементом 74 4 сканирования и первым левосторонним переключающим элементом 74 5 сканирования. То есть первая проверочная токопроводящая дорожка 75 для левосторонних соединительных токопроводящих дорожек сканирования является проверочной токопроводящей дорожкой, выполненной с возможностью ввода контрольных сигналов сканирования на несмежные первые левосторонние переключающие элементы 74 1 и 74 5 сканирования среди первых левосторонних переключающих элементов 74 1 , 74 3 и 74 5 сканирования и на несмежный второй левосторонний переключающий элемент 74 4 сканирования среди вторых левосторонних переключающих элементов 74 2 , 74 4 и 74 6 сканирования. Следует отметить, что первая проверочная токопроводящая дорожка 75 для левосторонних соединительных токопроводящих дорожек сканирования формируется в периферийной области 6 токопроводящих дорожек так, чтобы пересекать каждую из левосторонних соединительных токопроводящих дорожек 65 1 -65 6 сканирования.

Кроме того, первая контрольная контактная площадка 76 для левосторонних соединительных токопроводящих дорожек сканирования дополнительно соединяется с первой проверочной токопроводящей дорожкой 75 для левосторонних соединительных токопроводящих дорожек сканирования. Первая контрольная контактная площадка 76 для левосторонних соединительных токопроводящих дорожек сканирования является контактной площадкой, посредством которой могут быть введены контрольные сигналы сканирования. Благодаря этому контрольные сигналы сканирования могут быть введены на первые левосторонние соединительные токопроводящие дорожки 65 1 сканирования, вторые левосторонние соединительные токопроводящие дорожки 65 4 сканирования и на первые левосторонние соединительные токопроводящие дорожки 65 5 сканирования с первой контрольной контактной площадки 76 для левосторонних соединительных токопроводящих дорожек сканирования.

Кроме того, вторая проверочная токопроводящая дорожка (вторая проверочная токопроводящая дорожка, шестая проверочная токопроводящая дорожка) 77 для левосторонних соединительных токопроводящих дорожек сканирования дополнительно соединяется со вторым левосторонним переключающим элементом 74 2 сканирования, первым левосторонним переключающим элементом 74 3 сканирования и вторым левосторонним переключающим элементом 74 6 сканирования. То есть вторая проверочная токопроводящая дорожка 77 для левосторонних соединительных токопроводящих дорожек сканирования является проверочной токопроводящей дорожкой, выполненной с возможностью ввода контрольных сигналов сканирования на несмежный первый левосторонний переключающий элемент 74 3 сканирования, который не соединяется с первой проверочной токопроводящей дорожкой 75 для левосторонних соединительных токопроводящих дорожек сканирования среди первых левосторонних переключающих элементов 74 1 , 74 3 и 74 5 сканирования, и на несмежные вторые левосторонние переключающие элементы 74 2 и 74 6 сканирования, которые не соединяются с первой проверочной токопроводящей дорожкой 75 для левосторонних соединительных токопроводящих дорожек сканирования среди вторых левосторонних переключающих элементов 74 2 , 74 4 и 74 6 сканирования. Следует отметить, что вторая проверочная токопроводящая дорожка 77 для левосторонних соединительных токопроводящих дорожек сканирования формируется в периферийной области 6 токопроводящих дорожек так, чтобы пересекать каждую из левосторонних соединительных токопроводящих дорожек 65 1 -65 6 сканирования.

Кроме того, вторая контрольная контактная площадка 78 для левосторонних соединительных токопроводящих дорожек сканирования дополнительно соединяется со второй проверочной токопроводящей дорожкой 77 для левосторонних соединительных токопроводящих дорожек сканирования. Вторая контрольная контактная площадка 78 для левосторонних соединительных токопроводящих дорожек сканирования является контактной площадкой, посредством которой могут быть введены контрольные сигналы сканирования. Благодаря этому контрольные сигналы сканирования могут быть введены на вторую левостороннюю соединительную токопроводящую дорожку 65 2 сканирования, первую левостороннюю соединительную токопроводящую дорожку 65 3 сканирования и вторую левостороннюю соединительную токопроводящую дорожку 61 6 сканирования со второй контрольной контактной площадки 78 для левосторонних соединительных токопроводящих дорожек сканирования.

То есть, в связи с тем, что первая проверочная токопроводящая дорожка 75 для левосторонних соединительных токопроводящих дорожек сканирования, первая контрольная контактная площадка 76 для левосторонних соединительных токопроводящих дорожек сканирования, вторая проверочная токопроводящая дорожка 77 для левосторонних соединительных токопроводящих дорожек сканирования и вторая контрольная контактная площадка 78 для левосторонних соединительных токопроводящих дорожек сканирования формируются, как описано выше, в периферийной области 6 токопроводящих дорожек, различные контрольные сигналы сканирования могут быть введены на каждую из смежных первых левосторонних соединительных токопроводящих дорожек 65 1 , 65 3 и 65 5 сканирования. Благодаря этому может быть обнаружено короткое замыкание между смежными первыми левосторонними соединительными токопроводящими дорожками 65 1 , 65 3 и 65 5 сканирования, сформированными на первом слое. Кроме того, различные контрольные сигналы сканирования могут быть введены на каждую из смежных вторых левосторонних соединительных токопроводящих дорожек 66 2 , 66 4 и 65 6 сканирования. Благодаря этому также может быть обнаружено короткое замыкание между смежными вторыми левосторонними соединительными токопроводящими дорожками 65 2 , 65 4 и 65 6 сканирования, сформированными на втором слое.

В данном случае первая проверочная токопроводящая дорожка 70 для правосторонних соединительных токопроводящих дорожек сканирования и вторая проверочная токопроводящая дорожка 72 для правосторонних соединительных токопроводящих дорожек сканирования формируются, как описано выше, в периферийной области 6 токопроводящих дорожек так, чтобы пересекать каждую из правосторонних соединительных токопроводящих дорожек 61 1 -61 7 сканирования. Кроме того, первая проверочная токопроводящая дорожка 75 для левосторонних соединительных токопроводящих дорожек сканирования и вторая проверочная токопроводящая дорожка 77 для левосторонних соединительных токопроводящих дорожек сканирования формируются, как описано выше, в периферийной области 6 токопроводящих дорожек так, чтобы пересекать каждую из левосторонних соединительных токопроводящих дорожек 65 1 -65 6 сканирования. Поскольку правосторонние соединительные токопроводящие дорожки сканирования 61 1 -61 7 и левосторонние соединительные токопроводящие дорожки 65 1 -65 6 сканирования пересекают одинаковое количество проверочных токопроводящих дорожек, нагрузка на правосторонние соединительные токопроводящие дорожки 61 1 -61 7 сканирования и нагрузка на левосторонние соединительные токопроводящие дорожки 65 1 -65 6 сканирования равны. Следовательно, потенциал нагрузки первых токопроводящих дорожек 40 1 -40 7 сканирования, соединенных с правосторонними соединительными токопроводящими дорожками 61 1 -61 7 сканирования, и потенциал нагрузки вторых токопроводящих дорожек 41 1 -41 6 сканирования, соединенных с левосторонними соединительными токопроводящими дорожками 65 1 -65 6 сканирования, будут одинаковыми. Следовательно, в случае, когда подложка 2 с активной матрицей, в соответствии с настоящим вариантом осуществления, включается в состав устройства отображения, на экране отображения устройства отображения будет отображаться изображение с однородной яркостью.

Кроме того, основная токопроводящая дорожка 79 накопительного конденсатора формируется в периферийной области 6 токопроводящих дорожек так, чтобы находиться ближе к области 4 отображения, по сравнению с проверочными токопроводящими дорожками 70, 72, 75 и 77. Основная токопроводящая дорожка 79 накопительного конденсатора формируется в периферийной области 6 токопроводящих дорожек вдоль второй стороны S 2 и третьей стороны S 3 так, чтобы справа и слева заключать область 4 отображения. Токопроводящая дорожка (не изображена) накопительного конденсатора, сформированная в области 4 отображения, соединяется с основной токопроводящей дорожкой 79 накопительного конденсатора. Кроме того, контрольная контактная площадка 80 для токопроводящих дорожек накопительного конденсатора дополнительно соединяется с основной токопроводящей дорожкой 79 накопительного конденсатора посредством области 5 расположения выводов. Контрольная контактная площадка 80 для токопроводящих дорожек накопительного конденсатора является контактной площадкой, посредством которой могут быть введены контрольные сигналы накопительного конденсатора. Благодаря этому контрольные сигналы накопительного конденсатора могут быть введены на токопроводящие дорожки накопительного конденсатора с контрольной контактной площадки 80 для токопроводящих дорожек накопительного конденсатора. Следует отметить, что контрольные сигналы накопительного конденсатора являются контрольными сигналами для обнаружения разрыва токопроводящих дорожек накопительного конденсатора и утечки на токопроводящие дорожки 40 и 41 сканирования.

В частности, в настоящем варианте осуществления правосторонние переключающие элементы 69 1 -69 7 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с входными концами 43 1 -43 7 для сигналов сканирования, а левосторонние переключающие элементы 74 1 -74 6 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с входными концами 44 1 -44 6 для сигналов сканирования, как обсуждалось выше. На данном этапе гипотетически рассмотрим случай, когда, наоборот, правосторонние переключающие элементы 69 1 -69 7 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с выводными концами для сигналов сканирования (то есть на противоположном конце первых токопроводящих дорожек 40 1 -40 7 сканирования), а левосторонние переключающие элементы 74 1 -74 6 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с выводными концами для сигналов сканирования (то есть на одном конце вторых токопроводящих дорожек 41 1 -41 6 сканирования).

Фиг.4 является видом сверху, иллюстрирующим схематическую конфигурацию жидкокристаллической панели 1a в случае, когда правосторонние переключающие элементы 69 1 -69 7 сканирования и левосторонние переключающие элементы 74 1 -74 6 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с выводными концами для сигналов сканирования. Следует отметить, что, для упрощения описания, на фиг.4 ссылочные номера прикрепляются исключительно к основным элементам. Как изображено на фиг.4, в связи с тем, что правосторонние переключающие элементы 69 1 -69 7 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с выводными концами для сигналов сканирования, первые вытянутые токопроводящие дорожки 40a, вытянутые от противоположной стороны первых токопроводящих дорожек 40 1 -40 7 сканирования ко второй стороне S 2 , теперь формируются в периферийной области 6 токопроводящих дорожек. То есть первые вытянутые токопроводящие дорожки 40a соединяют правосторонние переключающие элементы 69 1 -69 7 сканирования и противоположные концы первых токопроводящих дорожек 40 1 -40 7 сканирования. Кроме того, в связи с тем, что левосторонние переключающие элементы 74 1 -74 6 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с выводными концами для сигналов сканирования, вторые вытянутые токопроводящие дорожки 41a, вытянутые от противоположной стороны вторых токопроводящих дорожек 41 1 -41 6 сканирования к третьей стороне S 3 , теперь формируются в периферийной области 6 токопроводящих дорожек. Другими словами, вторые вытянутые токопроводящие дорожки 41a соединяют левосторонние переключающие элементы 74 1 -74 6 сканирования и противоположные концы вторых токопроводящих дорожек 41 1 -41 6 сканирования.

То есть основная токопроводящая дорожка 79 накопительного конденсатора и первые вытянутые токопроводящие дорожки 40a пересекаются в участке D 1 , изображенном на фиг.4. Поскольку основная токопроводящая дорожка 79 накопительного конденсатора и первые вытянутые токопроводящие дорожки 40a пересекаются, существенная нагрузка выпадает на первые токопроводящие дорожки 40 1 -40 7 сканирования. Кроме того, основная токопроводящая дорожка 79 накопительного конденсатора и вторые вытянутые токопроводящие дорожки 41a пересекаются в участке D 2 , изображенном на фиг.4. Поскольку основная токопроводящая дорожка 79 накопительного конденсатора и вторые вытянутые токопроводящие дорожки 41a пересекаются, существенная нагрузка выпадает на вторые токопроводящие дорожки 41 1 -41 6 сканирования. Другими словами, в связи с тем, что существенная нагрузка выпадает на токопроводящие дорожки 40 и 41 сканирования, ввод сигналов сканирования на токопроводящие дорожки 40 и 41 сканирования задерживается. Поскольку сигналы сканирования задерживаются, загрузка сигналов данных с токопроводящих дорожек 42 данных в накопительный конденсатор является затруднительной. В результате чего, в случае, когда жидкокристаллическая панель 1а, изображенная на фиг.4, включается в состав электронного устройства, на экране отображения электронного устройства отображаются изображения, яркость которых не достигает желательного уровня, например. Другими словами, падает качество отображения жидкокристаллической панели 1a.

Напротив, при использовании жидкокристаллической панели 1, в соответствии с настоящим вариантом осуществления, в связи с тем, что правосторонние переключающие элементы 69 1 -69 7 сканирования и левосторонние переключающие элементы 74 1 -74 6 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с входными концами для сигналов сканирования, как изображено на фиг.1, вышеупомянутые первые вытянутые токопроводящие дорожки 40a и вторые вытянутые токопроводящие дорожки 41a не должны формироваться в периферийной области 6 токопроводящих дорожек. Следовательно, отсутствует пересечение между основной токопроводящей дорожкой 79 накопительного конденсатора и первыми вытянутыми токопроводящими дорожками 40a, или между основной токопроводящей дорожкой 79 накопительного конденсатора и вторыми вытянутыми токопроводящими дорожками 41a. В результате, с жидкокристаллической панелью 1, в соответствии с настоящим вариантом осуществления, не возникают проблемы, подобные обсуждаемым выше.

Кроме того, при использовании жидкокристаллической панели 1а, изображенной на фиг.4, в связи с тем, что первые вытянутые токопроводящие дорожки 40a теперь формируются в периферийной области 6 токопроводящих дорожек, короткое замыкание более вероятно возникает между первыми вытянутыми токопроводящими дорожками 40a и левосторонними соединительными токопроводящими дорожками 65 1 -65 6 сканирования. Кроме того, в связи с тем, что вторые вытянутые токопроводящие дорожки 41a теперь формируются в периферийной области 6 токопроводящих дорожек, короткое замыкание более вероятно возникает между вторыми вытянутыми токопроводящими дорожками 41a и правосторонними соединительными токопроводящими дорожками 61 1 -61 7 сканирования. Более того, в связи с тем, что первые вытянутые токопроводящие дорожки 40a и вторые вытянутые токопроводящие дорожки 41a теперь формируются в периферийной области 6 токопроводящих дорожек, пространство для формирования других токопроводящих дорожек и переключающих элементов в периферийной области 6 токопроводящих дорожек сокращается. Следовательно, сбои, обусловленные коротким замыканием токопроводящих дорожек и переключающих элементов, увеличиваются.

Напротив, при использовании жидкокристаллической панели 1, в соответствии с настоящим вариантом осуществления, в связи с тем, что правосторонние переключающие элементы 69 1 -69 7 сканирования и левосторонние переключающие элементы 74 1 -74 6 сканирования, как изображено на фиг.1, формируются в периферийной области 6 токопроводящих дорожек рядом с входными концами для сигналов сканирования, вышеупомянутые первые вытянутые токопроводящие дорожки 40a и вторые вытянутые токопроводящие дорожки 41a не должны формироваться в периферийной области 6 токопроводящих дорожек. В результате, с жидкокристаллической панелью 1, в соответствии с настоящим вариантом осуществления, не возникают проблемы, подобные обсуждаемым выше.

На основе вышеупомянутого метод, в котором правосторонние переключающие элементы 69 1 -69 7 сканирования и левосторонние переключающие элементы 74 1 -74 6 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с входными концами для сигналов сканирования (см. фиг.1), является предпочтительным для способа, в котором правосторонние переключающие элементы 69 1 -69 7 сканирования и левосторонние переключающие элементы 74 1 -74 6 сканирования формируются в периферийной области 6 токопроводящих дорожек рядом с выводными концами для сигналов сканирования (см. фиг.4). То есть жидкокристаллическая панель 1, изображенная на фиг.1, повышает эффективность и качество отображения по сравнению с жидкокристаллической панелью 1а, изображенной на фиг.4.

Вернемся к фиг.1, на которой соединительные токопроводящие дорожки (вторые соединительные токопроводящие дорожки) 81 1 , 81 2 , 81 3 , , 81 i данных, соответственно соединяющие выводы 52 данных и входные концы 45 1 , 45 2 , 45 3 , , 45 i для сигналов данных, обеспечиваемые на одном конце информационных токопроводящих дорожек 42 1 , 42 2 , 42 3 , , 42 i , формируются в периферийной области 6 токопроводящих дорожек. То есть соединительные токопроводящие дорожки 81 данных вытянуты от входных концов 44 для сигналов данных к первой стороне S 1 и соединяются с выводами 52 данных. Следует отметить, что на фиг.1 соединительные токопроводящие дорожки 81 1 , 81 2 , 81 3 , , 81 i данных представлены просто как 81.

Кроме того, переключающие элементы (седьмые переключающие элементы) 82 1 , 82 2 , 82 3 , , 82 i для токопроводящих дорожек данных, соединенные с противоположными концами токопроводящих дорожек 42 1 , 42 2 , 42 3 , , 42 i данных, формируются в периферийной области 6 токопроводящих дорожек. Следует отметить, что на фиг.1 переключающие элементы 82 1 , 82 2 , 82 3 , , 82 i для токопроводящих дорожек данных представлены просто как 82.

В данном случае первая проверочная токопроводящая дорожка (девятая проверочная токопроводящая дорожка) 83 для токопроводящих дорожек данных дополнительно соединяется с переключающими элементами 82 1 , 82 4 , 82 7 , , 82 i*2 для токопроводящих дорожек данных. То есть первая проверочная токопроводящая дорожка 83 для токопроводящих дорожек данных является проверочной токопроводящей дорожкой, выполненной с возможностью ввода контрольных сигналов данных на несмежные переключающие элементы 82 1 , 82 4 , 82 7 , , 82 i*2 для токопроводящих дорожек данных среди переключающих элементов 82 для токопроводящих дорожек данных. Следует отметить, что первая проверочная токопроводящая дорожка 83 для токопроводящих дорожек данных формируется в периферийной области 6 токопроводящих дорожек на четвертой стороне S 4 и второй стороне S 2 . Кроме того, первая контрольная контактная площадка 84 для токопроводящих дорожек данных дополнительно соединяется с первой проверочной токопроводящей дорожкой 83 для токопроводящих дорожек данных. Первая контрольная контактная площадка 84 для токопроводящих дорожек данных является контактной площадкой, посредством которой могут быть введены контрольные сигналы данных. Следует отметить, что контрольные сигналы данных являются контрольными сигналами, которые функционируют в качестве сигналов данных. Благодаря этому контрольные сигналы данных могут быть введены на токопроводящие дорожки 42 1 , 42 4 , 42 7 , , 42 i*2 данных с первой контрольной контактной площадки 84 для токопроводящих дорожек данных.

Кроме того, вторая проверочная токопроводящая дорожка (десятая проверочная токопроводящая дорожка) 85 для токопроводящих дорожек данных дополнительно соединяется с переключающими элементами 82 2 , 82 5 , 82 8 , , 82 i*1 для токопроводящих дорожек данных. То есть вторая проверочная токопроводящая дорожка 85 для токопроводящих дорожек данных является проверочной токопроводящей дорожкой, выполненной с возможностью ввода контрольных сигналов данных на несмежные переключающие элементы 82 2 , 82 5 , 82 8 , , 82 i*1 для токопроводящих дорожек данных, которые не соединяются с первой проверочной токопроводящей дорожкой 83 для токопроводящих дорожек данных среди переключающих элементов 82 для токопроводящих дорожек данных. Следует отметить, что вторая проверочная токопроводящая дорожка 85 для токопроводящих дорожек данных формируется в периферийной области 6 токопроводящих дорожек на четвертой стороне S 4 и второй стороне S 2 , подобно первой проверочной токопроводящей дорожке 83 для токопроводящих дорожек данных. Кроме того, вторая контрольная контактная площадка 86 для токопроводящих дорожек данных дополнительно соединяется со второй проверочной токопроводящей дорожкой 85 для токопроводящих дорожек данных. Вторая контрольная контактная площадка 86 для токопроводящих дорожек данных является контактной площадкой, посредством которой могут быть введены контрольные сигналы данных. Благодаря этому контрольные сигналы данных могут быть введены на токопроводящие дорожки 42 2 , 42 5 , 42 8 , , 42 i*1 данных со второй контрольной контактной площадки 86 для токопроводящих дорожек данных.

Кроме того, третья проверочная токопроводящая дорожка (десятая проверочная токопроводящая дорожка) 87 для токопроводящих дорожек данных дополнительно соединяется с переключающими элементами 82 3 , 82 6 , 82 9 , , 82 i для токопроводящих дорожек данных. То есть третья проверочная токопроводящая дорожка 87 для токопроводящих дорожек данных является проверочной токопроводящей дорожкой, выполненной с возможностью ввода контрольных сигналов данных на несмежные переключающие элементы 82 3 , 82 6 , 82 9 , , 82 i для токопроводящих дорожек данных, которые не соединяются с первой проверочной токопроводящей дорожкой 83 для токопроводящих дорожек данных или второй проверочной токопроводящей дорожкой 85 для токопроводящих дорожек данных среди переключающих элементов 82 для токопроводящих дорожек данных. Следует отметить, что третья проверочная токопроводящая дорожка 87 для токопроводящих дорожек данных формируется в периферийной области 6 токопроводящих дорожек на четвертой стороне S 4 и второй стороне S 2 подобно первой проверочной токопроводящей дорожке 83 для токопроводящих дорожек данных и второй проверочной токопроводящей дорожке 85 для токопроводящих дорожек данных. Третья проверочная контактная площадка 88 для токопроводящих дорожек данных дополнительно соединяется с третьей проверочной токопроводящей дорожкой 87 для токопроводящих дорожек данных. Третья контрольная контактная площадка 88 для токопроводящих дорожек данных является контактной площадкой, посредством которой могут быть введены контрольные сигналы данных. Благодаря этому контрольные сигналы данных могут быть введены на токопроводящие дорожки 42 3 , 42 6 , 42 9 , , 42 i данных с третьей контрольной контактной площадки 88 для токопроводящих дорожек данных.

То есть, в связи с тем, что первая проверочная токопроводящая дорожка 83 для токопроводящих дорожек данных, первая контрольная контактная площадка 84 для токопроводящих дорожек данных, вторая проверочная токопроводящая дорожка 85 для токопроводящих дорожек данных, вторая контрольная контактная площадка 86 для токопроводящих дорожек данных, третья проверочная токопроводящая дорожка 87 для токопроводящих дорожек данных и третья контрольная контактная площадка 88 для токопроводящих дорожек данных формируются, как описано выше, в периферийной области 6 токопроводящих дорожек, различные контрольные сигналы данных могут быть введены на каждую из смежных токопроводящих дорожек 42 данных и смежных соединительных токопроводящих дорожек 81 данных. Благодаря этому может быть обнаружено наличие короткого замыкания на токопроводящих дорожках 42 данных и соединительных токопроводящих дорожках 81 данных.

Более того, токопроводящая дорожка (первая токопроводящая дорожка управления, вторая токопроводящая дорожка управления) 89 управления переключающими элементами, соединенная с правосторонними переключающими элементами 69 1 -69 7 сканирования, левосторонними переключающими элементами 74 1 -74 6 сканирования и переключающими элементами 82 1 , 82 2 , 82 3 , , 82 i для токопроводящих дорожек данных, формируется в периферийной области 6 токопроводящих дорожек. Токопроводящая дорожка 89 управления переключающими элементами формируется ближе к области 4 отображения по сравнению с первой проверочной токопроводящей дорожкой 70 для правосторонних соединительных токопроводящих дорожек сканирования, второй проверочной токопроводящей дорожкой 72 для правосторонних соединительных токопроводящих дорожек сканирования, первой проверочной токопроводящей дорожкой 75 для левосторонних соединительных токопроводящих дорожек сканирования и второй проверочной токопроводящей дорожкой 77 для левосторонних соединительных токопроводящих дорожек сканирования. Управляющая контактная площадка 90 соединяется с токопроводящей дорожкой 89 управления переключающими элементами. Управляющая контактная площадка 90 является контактной площадкой, посредством которой могут быть введены управляющие сигналы для включения/выключения переключающих элементов. Благодаря этому управляющие сигналы могут быть введены на правосторонние переключающие элементы 69 1 -69 7 сканирования, левосторонние переключающие элементы 74 1 -74 6 сканирования и переключающие элементы 82 1 , 82 2 , 82 3 , , 82 i для токопроводящих дорожек данных с управляющей контактной площадки 90.

В частности, в настоящем варианте осуществления, как изображено на фиг.1, первая проверочная токопроводящая дорожка 70 для правосторонних соединительных токопроводящих дорожек сканирования и вторая проверочная токопроводящая дорожка 72 для правосторонних соединительных токопроводящих дорожек сканирования являются смежными друг с другом, и все правосторонние переключающие элементы 69 1 -69 7 сканирования формируются между первой проверочной токопроводящей дорожкой 70 для правосторонних соединительных токопроводящих дорожек сканирования и второй проверочной токопроводящей дорожкой 72 для правосторонних соединительных токопроводящих дорожек сканирования. Кроме того, первая проверочная токопроводящая дорожка 75 для левосторонних соединительных токопроводящих дорожек сканирования и вторая проверочная токопроводящая дорожка 77 для левосторонних соединительных токопроводящих дорожек сканирования являются смежными, и все левосторонние переключающие элементы 74 1 -74 6 сканирования формируются между первой проверочной токопроводящей дорожкой 75 для левосторонних соединительных токопроводящих дорожек сканирования и второй проверочной токопроводящей дорожкой 77 для левосторонних соединительных токопроводящих дорожек сканирования. Это предоставляет возможность сокращения количества соединительных участков для электрических соединительных токопроводящих дорожек, сформированных на первом слое, и токопроводящих дорожек, сформированных на втором слое, как будет более подробно обсуждаться ниже. Другими словами, при формировании соединительных участков токопроводящие дорожки, сформированные на первом слое, и токопроводящие дорожки, сформированные на втором слое, могут потерять электрическую непрерывность из-за неисправных соединительных участков или тому подобного. Также посредством соединительных участков повышается сопротивление. В таких случаях токопроводящие дорожки 40 и 41 сканирования не могут быть проверены правильно. Более того, размер подложки 2 с активной матрицей увеличивается наряду с повышенной вероятностью короткого замыкания со смежными токопроводящими дорожками, поскольку для формирования соединительных участков необходимо пространство. Следовательно, предпочтительно наличие наименьшего количества соединительных участков.

Фиг.5 является иллюстративной схемой, иллюстрирующей увеличенный вид участка E, изображенного на фиг.1. Следует отметить, что на фиг.5, для простоты описания, изоляционная пленка 7 и защитная пленка 8 опускаются. Далее будет описываться взаимное расположение первой проверочной токопроводящей дорожки 75 для левосторонних соединительных токопроводящих дорожек сканирования, второй проверочной токопроводящей дорожки 77 для левосторонних соединительных токопроводящих дорожек сканирования, токопроводящей дорожки 89 управления переключающими элементами и левосторонними переключающими элементами 74 1 -74 6 сканирования, фокусируясь на позиции, изображенной на фиг.5. Следует отметить, что в связи с тем, что взаимное расположение первой проверочной токопроводящей дорожки 70 для правосторонних соединительных токопроводящих дорожек сканирования, второй проверочной токопроводящей дорожки 72 для правосторонних соединительных токопроводящих дорожек сканирования, токопроводящей дорожки 89 управления переключающими элементами и правосторонними переключающими элементами 69 1 -69 7 сканирования является подобным вышеупомянутому взаимному расположению, его подробное описание будет опущено.

В настоящем варианте осуществления первая проверочная токопроводящая дорожка 75 для левосторонних соединительных токопроводящих дорожек сканирования, вторая проверочная токопроводящая дорожка 77 для левосторонних соединительных токопроводящих дорожек сканирования и токопроводящая дорожка 89 управления переключающими элементами формируются на втором слое. Первые левосторонние соединительные токопроводящие дорожки 65 1 , 65 3 и 65 5 сканирования формируются на первом слое. Вторые левосторонние соединительные токопроводящие дорожки 65 2 , 65 4 и 65 6 сканирования, находящиеся между соединительными участками 66 2 , 66 4 и 66 6 и входными концами 44 2 , 44 4 и 44 6 вторых токопроводящих дорожек 41 2 , 41 4 и 41 6 сканирования, формируются на первом слое. Более того, электроды G затвора левосторонних переключающих элементов 74 1 -74 6 сканирования формируются на первом слое. Электроды S истока и электроды D стока левосторонних переключающих элементов 74 1 -74 6 сканирования формируются на втором слое.

В таких случаях, как изображено на фиг.5, будет требоваться соединительный участок J 1 для электрического соединения токопроводящей дорожки 89 управления переключающими элементами и электрода G затвора первого левостороннего переключающего элемента 74 1 сканирования. Также будет требоваться соединительный участок J 2 для электрического соединения левосторонней соединительной токопроводящей дорожки 65 1 сканирования и электрода S истока первого левостороннего переключающего элемента 74 1 сканирования. Кроме того, будет требоваться соединительный участок J 3 для электрического соединения токопроводящей дорожки 89 управления переключающими элементами и электрода G затвора второго левостороннего переключающего элемента 74 2 сканирования и соединительный участок J 4 для электрического соединения левосторонней соединительной токопроводящей дорожки 65 2 сканирования и электрода S истока второго левостороннего переключающего элемента 74 2 сканирования. То есть при формировании первого левостороннего переключающего элемента 74 1 сканирования и второго левостороннего переключающего элемента 74 2 сканирования в периферийной области 6 токопроводящих дорожек будут требоваться четыре соединительных участка J 1 -J 4 в качестве соединительных элементов для электрических соединительных токопроводящих дорожек, сформированных на первом слое, с токопроводящими дорожками, сформированными на втором слое.

Здесь гипотетически рассмотрим случай, в котором все левосторонние переключающие элементы 74 1 -74 6 сканирования формируются между второй проверочной токопроводящей дорожкой 77 для левосторонних соединительных токопроводящих дорожек сканирования и токопроводящей дорожкой 89 управления переключающими элементами. В этом случае будет присутствовать шесть соединительных участков J 1 -J 6 , как изображено на фиг.6. Снова гипотетически рассмотрим случай, в котором все левосторонние переключающие элементы 74 1 -74 6 сканирования формируются ближе к области 4 отображения по сравнению с первой проверочной токопроводящей дорожкой 75 для левосторонних соединительных токопроводящих дорожек сканирования, второй проверочной токопроводящей дорожкой 77 для левосторонних соединительных токопроводящих дорожек сканирования и токопроводящей дорожкой 89 управления переключающими элементами. В этом случае будет присутствовать восемь соединительных участков J 1 -J 8 , как изображено на фиг.7.

На основе вышеупомянутого, как показано в настоящем варианте осуществления, количество соединительных участков может быть сокращено, по сравнению с вышеупомянутыми методами (фиг. 6 и 7), посредством формирования всех правосторонних переключающих элементов 69 1 -69 7 сканирования между первой проверочной токопроводящей дорожкой 70 для правосторонних соединительных токопроводящих дорожек сканирования и второй проверочной токопроводящей дорожкой 72 для правосторонних соединительных токопроводящих дорожек сканирования и посредством формирования всех левосторонних переключающих элементов 74 1 -74 6 сканирования между первой проверочной токопроводящей дорожкой 75 для левосторонних соединительных токопроводящих дорожек сканирования и второй проверочной токопроводящей дорожкой 77 для левосторонних соединительных токопроводящих дорожек сканирования. В результате, подложка 2 с активной матрицей, в соответствии с настоящим вариантом осуществления, может быть уменьшена в размере, а также может способствовать повышению эффективности жидкокристаллической панели 1.

Следует отметить, что количество соединительных участков также может быть сокращено, подобно случаю, изображенному на фиг.5, при помощи метода, в котором левосторонние переключающие элементы сканирования, соединенные с первой проверочной токопроводящей дорожкой 75 для левосторонних соединительных токопроводящих дорожек сканирования, формируются между первой проверочной токопроводящей дорожкой 75 для левосторонних соединительных токопроводящих дорожек сканирования и токопроводящей дорожкой 89 управления переключающими элементами, а левосторонние переключающие элементы сканирования, соединенные со второй проверочной токопроводящей дорожкой 77 для левосторонних соединительных токопроводящих дорожек сканирования, формируются между второй проверочной токопроводящей дорожкой 77 для левосторонних соединительных токопроводящих дорожек сканирования и токопроводящей дорожкой 89 управления переключающими элементами. То есть, как изображено на фиг.8, первый левосторонний переключающий элемент 74 1 сканирования формируется слева от токопроводящей дорожки 89 управления переключающими элементами, а второй левосторонний переключающий элемент 74 2 сканирования формируется справа от токопроводящей дорожки 89 управления переключающими элементами. В этом случае будут требоваться четыре соединительных участка J 1 -J 4 , подобно случаю, изображенному на фиг.5.

Количество соединительных участков также может быть сокращено, подобно случаю, изображенному на фиг.5, с помощью метода, в котором левосторонние переключающие элементы сканирования, соединенные с первой проверочной токопроводящей дорожкой 75 для левосторонних соединительных токопроводящих дорожек сканирования, формируются слева от первой проверочной токопроводящей дорожки 75 для левосторонних соединительных токопроводящих дорожек сканирования и токопроводящей дорожки 89 управления переключающими элементами, а левосторонние переключающие элементы сканирования, соединенные со второй проверочной токопроводящей дорожкой 77 для левосторонних соединительных токопроводящих дорожек сканирования, формируются справа от второй проверочной токопроводящей дорожки 77 для левосторонних соединительных токопроводящих дорожек сканирования и токопроводящей дорожки 89 управления переключающими элементами. То есть, как изображено на фиг.9, первый левосторонний переключающий элемент 74 1 сканирования формируется слева от первой проверочной токопроводящей дорожки 75 для левосторонних соединительных токопроводящих дорожек сканирования и токопроводящей дорожки 89 управления переключающими элементами, а второй левосторонний переключающий элемент 74 2 сканирования формируется справа от второй проверочной токопроводящей дорожки 77 для левосторонних соединительных токопроводящих дорожек сканирования и токопроводящей дорожки 89 управления переключающими элементами. В этом случае будут требоваться четыре соединительных участка J 1 -J 4 , подобно случаю, изображенному на фиг.5.

Возвратимся к фиг.1, на которой общая проверочная токопроводящая дорожка 91 формируется в периферийной области 6 токопроводящих дорожек на второй стороне S 2 . Контактная площадка 92 общего электрода соединяется с общей проверочной токопроводящей дорожкой 91. Транзитная контактная площадка 93 дополнительно соединяется с общей проверочной токопроводящей дорожкой 91. Транзитная контактная площадка 93 соединяется с общим электродом (не изображено), сформированным на противоположной подложке 3. Благодаря этому общее напряжение может быть приложено к общему электроду, сформированному на противоположной подложке 3 с контактной площадки 92 общего электрода.

Далее будет описан способ изготовления жидкокристаллической панели 1 в соответствии с настоящим вариантом осуществления. Следует отметить, что далее в настоящем документе, в частности, будет подробно описан процесс проверки состояния электрического соединения жидкокристаллической панели 1.

То есть тонкие пленки, такие как проводящая пленка, изоляционная пленка, защитная пленка и ориентационная пленка, наносятся на прозрачную стеклянную подложку для изготовления основной подложки для активной матрицы, на которой формируется множество областей подложки с активной матрицей, которые будут вырезаны в качестве подложек 2 с активной матрицей. Кроме того, тонкие пленки, такие как черная матрица, цветные фильтры, проводящая пленка и ориентационная пленка, наносятся на прозрачную стеклянную подложку для изготовления основной подложки для противоположных подложек, на которой формируется множество областей противоположных подложек, которые будут вырезаны в качестве противоположных подложек 3. На одну из двух основных подложек наносится герметизирующий материал. Затем после нанесения герметизирующего материала две основные подложки скрепляются. После чего две скрепленные основные подложки делятся на материнские подложки, из которых формируется заданное количество жидкокристаллических панелей 1, имеющих подложку 2 с активной матрицей и противоположную подложку 3. Жидкокристаллический материал вводится в каждую жидкокристаллическую панель 1, разделенную на материнские подложки, посредством использования способа вакуумного введения, например, через входное отверстие, сформированное между подложкой 2 с активной матрицей и противоположной подложкой 3. Следует отметить, что жидкокристаллический материал может быть введен посредством использования способа порционного введения, вместо способа вакуумного введения. В этом случае не потребуется ни входное отверстие, ни процесс герметизации входного отверстия. Жидкокристаллическая панель 1, изображенная на фиг.1, является единой жидкокристаллической панелью, которая была поделена на материнскую подложку, в которую был введен жидкокристаллический материал. Соответственно, несмотря на то, что иллюстрация этого была опущена, существуют и другие жидкокристаллические панели, размеры которых больше по высоте и ширине, по сравнению с жидкокристаллической панелью 1, изображенной на фиг.1.

Затем перед прикреплением драйвера в области 5 расположения выводов выполняется процесс проверки состояния электрического соединения жидкокристаллической панели 1. То есть процесс проверки выполняется для проверки на предмет разрыва или короткого замыкания токопроводящей дорожки, и на предмет дефектов элементов изображения в подложке 2 с активной матрицей жидкокристаллической панели 1. Кроме того, процесс проверки может быть разделен на первый процесс проверки и второй процесс проверки, как будет более подробно обсуждаться позже.

Что касается способа проверки, в первом процессе проверки датчик контроля приводят в контакт с первой контрольной контактной площадкой 64 для токопроводящих дорожек сканирования, второй контрольной контактной площадкой 68 для токопроводящих дорожек сканирования, контрольной контактной площадкой 80 для токопроводящих дорожек накопительного конденсатора, первой контрольной контактной площадкой 84 для токопроводящих дорожек данных, второй контрольной контактной площадкой 86 для токопроводящих дорожек данных, третьей контрольной контактной площадкой 88 для токопроводящих дорожек данных, управляющей контактной площадкой 90 и контактной площадкой 92 общего электрода, и, например, к контактным площадкам прикладывается напряжение. Во втором процессе проверки датчик контроля приводится в контакт с первой контрольной контактной площадкой 71 для правосторонних соединительных токопроводящих дорожек сканирования, второй контрольной контактной площадкой 73 для правосторонних соединительных токопроводящих дорожек сканирования, первой контрольной контактной площадкой 76 для левосторонних соединительных токопроводящих дорожек сканирования, второй контрольной контактной площадкой 78 для левосторонних соединительных токопроводящих дорожек сканирования, контрольной контактной площадкой 80 для токопроводящих дорожек накопительного конденсатора, первой контрольной контактной площадкой 84 для токопроводящих дорожек данных, второй контрольной контактной площадкой 86 для токопроводящих дорожек данных, третьей контрольной контактной площадкой 88 для токопроводящих дорожек данных, управляющей контактной площадкой 90 и контактной площадкой 92 общего электрода, и, например, к контактным площадкам прикладывается напряжение. Следует отметить, что порядок, в котором контрольные датчики приводятся в контакт с контактными площадками, не ограничивается данным случаем.

Благодаря этому контрольные сигналы сканирования, которые функционируют в качестве сигналов сканирования, вводятся на токопроводящие дорожки 40 и 41 сканирования. В данном случае контрольные сигналы сканирования являются, например, сигналами, которые включают переключающий элемент каждого элемента изображения на, по меньшей мере, заданный период. Кроме того, контрольные сигналы данных, которые функционируют в качестве сигналов данных, вводятся на токопроводящие дорожки 42 данных. В данном случае контрольные сигналы данных являются, например, сигналами, которые ориентируют жидкий кристалл в каждой области элемента изображения в заданном направлении. Когда направление молекулярной ориентации жидкого кристалла управляется как результат сигнала данных, сообщающийся каждому электроду элемента изображения посредством переключающего элемента каждого элемента изображения во включенном состоянии, а жидкокристаллическая панель 1 освещается со своей задней поверхности при помощи средства освещения, такого как, например, задняя подсветка, на экране отображения жидкокристаллической панели 1 будет отображаться изображение, в соответствии с областью 4 отображения подложки 2 с активной матрицей (далее в настоящем документе называемом «экраном отображения жидкокристаллической панели 1"). Соответственно, проверка может быть выполнена на предмет разрыва и короткого замыкания токопроводящей дорожки в подложке 2 с активной матрицей жидкокристаллической панели 1 посредством контрольного устройства, визуально проверяющего экран отображения жидкокристаллической панели 1. Следует отметить, что вместо или в дополнение к визуальной проверке посредством устройства контроля может быть использовано устройство распознавания изображений, либо проверка может быть выполнена с помощью использования устройства обнаружения или подобного, которое при помощи электричества обнаруживает разрыв или короткое замыкание токопроводящей дорожки.

Здесь будет подробно обсуждаться первый процесс проверки.

Далее в настоящем документе вначале будет описан способ обнаружения разрыва токопроводящих дорожек 40 и 41 сканирования, правосторонних соединительных токопроводящих дорожек 61 1 -61 7 сканирования и левосторонних соединительных токопроводящих дорожек 65 1 -65 6 сканирования.

То есть контрольный сигнал данных подается на токопроводящие дорожки 42 данных, а контрольные сигналы сканирования подаются на токопроводящие дорожки 40 и 41 сканирования, правосторонние соединительные токопроводящие дорожки 61 1 -61 7 сканирования и левосторонние соединительные токопроводящие дорожки 65 1 -65 6 сканирования с первой контрольной контактной площадки 64 для токопроводящих дорожек сканирования и второй контрольной контактной площадки 68 для токопроводящих дорожек сканирования. В случае разрыва токопроводящих дорожек 40 и 41 сканирования элементы изображения в линиях, соответствующих токопроводящим дорожкам 40 и 41 сканирования, в и после места разрыва, на экране отображения жидкокристаллической панели 1, таким образом, отображаться не будут. Следовательно, устройство контроля может обнаружить разрыв токопроводящих дорожек 40 и 41 сканирования.

Кроме того, в случае разрыва правосторонних соединительных токопроводящих дорожек 61 1 -61 7 сканирования все линии, соответствующие первым токопроводящим дорожкам 40 1 -40 7 сканирования, соединенные с разорванными правосторонними соединительными токопроводящими дорожками 61 1 -61 7 сканирования, не будут отображаться на экране отображения жидкокристаллической панели 1. Следовательно, устройство контроля может обнаружить разрыв правосторонних соединительных токопроводящих дорожек 61 1 -61 7 сканирования. Более того, в случае разрыва левосторонних соединительных токопроводящих дорожек 65 1 -65 6 сканирования все линии, соответствующие вторым токопроводящим дорожкам 41 1 -41 6 сканирования, соединенным с разорванными левосторонними соединительными токопроводящими дорожками 65 1 -65 6 сканирования, не будут отображаться на экране отображения жидкокристаллической панели 1. Следовательно, устройство контроля может обнаружить разрыв левосторонних соединительных токопроводящих дорожек 65 1 -65 6 сканирования.

Далее будет описан способ обнаружения короткого замыкания между токопроводящими дорожками 40 и 41 сканирования.

То есть контрольный сигнал сканирования вводится на первые токопроводящие дорожки 40 1 -40 7 сканирования с первой контрольной контактной площадки 64 для токопроводящих дорожек сканирования без ввода контрольного сигнала сканирования на вторые токопроводящие дорожки 41 1 -41 6 сканирования. В случае короткого замыкания первых токопроводящих дорожек 40 1 -40 7 сканирования и вторых токопроводящих дорожек 41 1 -41 6 сканирования в это время на экране отображения жидкокристаллической панели 1 будут отображаться не только линии, соответствующие первым токопроводящим дорожкам 40 1 -40 7 сканирования, но также и линии, соответствующие вторым токопроводящим дорожкам 41 1 -41 6 сканирования. Следовательно, устройство контроля может обнаружить наличие короткого замыкания между первыми токопроводящими дорожками 40 1 -40 7 сканирования и вторыми токопроводящими дорожками 41 1 -41 6 сканирования. Следует отметить, что контрольный сигнал сканирования может быть введен на вторые токопроводящие дорожки 41 1 -41 6 сканирования со второй контрольной контактной площадки 68 для токопроводящих дорожек сканирования без ввода контрольного сигнала сканирования на первые токопроводящие дорожки 40 1 -40 7 сканирования.

В частности, на основе вышеупомянутого, контрольные сигналы сканирования совокупно вводятся на правосторонние соединительные токопроводящие дорожки 61 1 -61 7 сканирования с первой контрольной контактной площадки 64 для токопроводящих дорожек сканирования. То есть аналогичный контрольный сигнал сканирования вводится на каждую из смежных первых правосторонних соединительных токопроводящих дорожек 61 1 , 61 3 , 61 5 и 61 7 сканирования, сформированных на первом слое. Другими словами, смежные первые правосторонние соединительные токопроводящие дорожки 61 1 , 61 3 , 61 5 и 61 7 сканирования имеют одинаковый потенциал. Кроме того, аналогичный контрольный сигнал сканирования вводится на каждую из смежных вторых правосторонних соединительных токопроводящих дорожек 61 2 , 61 4 и 61 6 сканирования, сформированных на втором слое. Другими словами, смежные вторые правосторонние соединительные токопроводящие дорожки 61 2 , 61 4 и 61 6 сканирования имеют одинаковый потенциал. Следовательно, в вышеупомянутом первом процессе проверки короткое замыкание между смежными первыми правосторонними соединительными токопроводящими дорожками 61 1 , 61 3 , 61 5 и 61 7 сканирования, сформированными на первом слое, и короткое замыкание между смежными вторыми правосторонними соединительными токопроводящими дорожками 61 2 , 61 4 и 61 6 сканирования, сформированными на втором слое, не могут быть обнаружены. Следовательно, проверка на предмет наличия короткого замыкания выполняется во втором процессе проверки, который будет обсуждаться позже.

Подобно вышеупомянутому первому процессу проверки, короткое замыкание между смежными первыми левосторонними соединительными токопроводящими дорожками 65 1 , 65 3 и 65 5 сканирования, сформированными на первом слое, и короткое замыкание между вторыми левосторонними соединительными токопроводящими дорожками 65 2 , 65 4 и 65 6 сканирования, сформированными на втором слое, не могут быть обнаружены. Следовательно, проверка на предмет наличия короткого замыкания выполняется во втором процессе проверки, который будет обсуждаться позже.

Далее будет описан способ обнаружения разрыва токопроводящих дорожек 42 данных.

То есть контрольные сигналы сканирования вводятся на токопроводящие дорожки 40 и 41 сканирования, а контрольные сигналы данных вводятся на токопроводящие дорожки 42 данных с первой контрольной контактной площадки 84 для токопроводящих дорожек данных, второй контрольной контактной площадки 86 для токопроводящих дорожек данных и третьей контрольной контактной площадки 88 для токопроводящих дорожек данных. В случае разрыва токопроводящих дорожек 42 данных элементы изображения в линиях, соответствующих токопроводящим дорожкам 42 данных, в и после места разрыва, отображаются отлично от элементов изображения в нормальных линиях. Следовательно, устройство контроля может обнаружить разорванные токопроводящие дорожки 42 данных.

Далее будет описан способ обнаружения короткого замыкания между токопроводящими дорожками 42 данных и соединительными токопроводящими дорожками 81 данных.

То есть управляющий сигнал для включения переключающих элементов 82 для токопроводящих дорожек данных вводится на переключающие элементы 82 для токопроводящих дорожек данных с управляющей контактной площадки 90. Благодаря этому включаются переключающие элементы 82 для токопроводящих дорожек данных. В данном случае контрольный сигнал данных, например, вводится исключительно на токопроводящие дорожки 42 1 , 42 4 , 42 7 , , 42 i*2 данных среди множества токопроводящих дорожек 42 данных, и на токопроводящие дорожки 42 2 , 42 3 , 42 5 , , 42 i*1 , 42 i данных, отличные от токопроводящих дорожек 42 1 , 42 4 , 42 7 , , 42 i*2 данных, контрольный сигнал данных не вводится. Например, датчик контроля приводится в контакт только с первой контрольной контактной площадкой 84 для токопроводящих дорожек данных и не приводится в контакт со второй контрольной контактной площадкой 86 для токопроводящих дорожек данных или третьей контрольной контактной площадкой 88 для токопроводящих дорожек данных.

В случае короткого замыкания токопроводящих дорожек 42 1 , 42 4 , 42 7 , , 42 i*2 данных в результате отображаются не только линии, соответствующие токопроводящим дорожкам 42 1 , 42 4 , 42 7 , , 42 i*2 данных, но также и линии, соответствующие токопроводящим дорожкам данных с коротким замыканием. Следовательно, устройство контроля может обнаружить короткое замыкание токопроводящих дорожек 42 1 , 42 4 , 42 7 , , 42 i*2 данных. Кроме того, в случае короткого замыкания соединительных токопроводящих дорожек 81 1 , 81 4 , 81 7 , , 81 i*2 данных будут отображаться не только линии, соответствующие токопроводящим дорожкам 42 1 , 42 4 , 42 7 , , 42 i*2 данных, соединенных с соединительными токопроводящими дорожками 81 1 , 81 4 , 81 7 , , 81 i*2 данных, но и линии, соответствующие токопроводящим дорожкам данных, соединенных с коротко замкнутыми соединительными токопроводящими дорожками. Следовательно, устройство контроля может обнаружить короткое замыкание соединительных токопроводящих дорожек 81 1 , 81 4 , 81 7 , , 81 i*2 данных.

Подобным образом, когда датчик контроля приводится в контакт исключительно со второй контрольной контактной площадкой 86 для токопроводящих дорожек данных и не приводится в контакт с первой контрольной контактной площадкой 84 для токопроводящих дорожек данных или третьей контрольной контактной площадкой 88 для токопроводящих дорожек данных, устройство контроля может обнаружить короткое замыкание токопроводящих дорожек 42 2 , 42 5 , 42 8 , , 42 i*1 данных и соединительных токопроводящих дорожек 81 2 , 81 5 , 81 8 , , 81 i*1 данных. Кроме того, когда датчик контроля приводится в контакт исключительно с третьей контрольной контактной площадкой 88 для токопроводящих дорожек данных и не приводится в контакт с первой контрольной контактной площадкой 84 для токопроводящих дорожек данных или второй контрольной контактной площадкой 86 для токопроводящих дорожек данных, устройство контроля может обнаружить короткое замыкание токопроводящих дорожек 42 3 , 42 6 , 42 9 , , 42 i данных и соединительных токопроводящих дорожек 81 3 , 81 6 , 81 9 , , 81 i данных.

Следовательно, как было описано выше, в первом процессе проверки короткое замыкание правосторонних соединительных токопроводящих дорожек 61 1 -61 7 сканирования и левосторонних соединительных токопроводящих дорожек 65 1 -65 6 сканирования не может быть обнаружено. Для проверки на предмет наличия короткого замыкания правосторонних соединительных токопроводящих дорожек 61 1 -61 7 сканирования и левосторонних соединительных токопроводящих дорожек 65 1 -65 6 сканирования впоследствии выполняется второй процесс проверки.

В данном случае процесс отключения первых удлиненных токопроводящих дорожек 53 и вторых удлиненных токопроводящих дорожек 54 выполняется перед вторым процессом проверки. В частности, например, первые удлиненные токопроводящие дорожки 53 и вторые удлиненные токопроводящие дорожки 54 отключаются по линии С среза, изображенной на фиг.1. Что касается способа отключения, отключение выполняется посредством использования лазера. Благодаря этому выводы 51 сканирования, соединенные с правосторонними соединительными токопроводящими дорожками 61 1 -61 7 сканирования, электрически отключаются друг от друга. Выводы 51 сканирования, соединенные с левосторонними соединительными токопроводящими дорожками 65 1 -65 6 сканирования, также электрически отключаются друг от друга. Следует отметить, что отключение может быть выполнено по другой линии среза, вместо линии C среза, обеспечивая электрическое отключение множества выводов 51 сканирования друг от друга.

Далее будет подробно обсуждаться второй процесс проверки.

Далее в настоящем документе будет описан способ обнаружения короткого замыкания правосторонних соединительных токопроводящих дорожек 61 1 -61 7 сканирования и левосторонних соединительных токопроводящих дорожек 65 1 -65 6 сканирования. Следует отметить, что поскольку способ обнаружения короткого замыкания токопроводящих дорожек 40 и 41 сканирования, способ обнаружения разрыва токопроводящих дорожек 42 данных и способ обнаружения короткого замыкания соединительных токопроводящих дорожек 81 являются подобными способам, описанным в отношении первого процесса проверки, их подробное описание будет опущено. Кроме того, способ обнаружения разрыва токопроводящих дорожек 40 и 41 сканирования может быть реализован подобно первому процессу проверки посредством использования первой контрольной контактной площадки 71 для правосторонних соединительных токопроводящих дорожек сканирования, второй контрольной контактной площадки 73 для правосторонних соединительных токопроводящих дорожек сканирования, первой контрольной контактной площадки 76 для левосторонних соединительных токопроводящих дорожек сканирования и второй контрольной контактной площадки 78 для левосторонних соединительных токопроводящих дорожек сканирования, вместо первой контрольной контактной площадки 64 для токопроводящих дорожек сканирования и второй контрольной контактной площадки 68 для токопроводящих дорожек сканирования, используемых в первом процессе проверки.

То есть управляющий сигнал для включения правосторонних переключающих элементов 69 1 -69 7 сканирования вводится на правосторонние переключающие элементы 69 1 -69 7 сканирования с управляющей контактной площадки 90. Благодаря этому включаются правосторонние переключающие элементы 69 1 -69 7 сканирования. В данном случае, например, контрольный сигнал сканирования вводится исключительно на первые правосторонние соединительные токопроводящие дорожки 61 1 и 61 5 сканирования среди первых правосторонних соединительных токопроводящих дорожек 61 1 , 61 3 , 61 5 и 61 7 сканирования, и на первые правосторонние соединительные токопроводящие дорожки 61 3 и 61 7 сканирования, отличные от первых правосторонних соединительных токопроводящих дорожек 61 1 и 61 5 сканирования, контрольный сигнал сканирования не вводится. Кроме того, контрольный сигнал сканирования вводится исключительно на вторую правостороннюю токопроводящую дорожку 61 4 сканирования среди вторых правосторонних соединительных токопроводящих дорожек 61 2 , 61 4 и 61 6 сканирования, и на вторые правосторонние соединительные токопроводящие дорожки 61 2 и 61 6 сканирования, отличные от второй правосторонней соединительной токопроводящей дорожки 61 4 сканирования, контрольный сигнал сканирования не вводится. Например, датчик контроля приводится в контакт исключительно с первой контрольной контактной площадкой 71 для правосторонних соединительных токопроводящих дорожек сканирования и не приводится в контакт со второй контрольной контактной площадкой 73 для правосторонних соединительных токопроводящих дорожек сканирования.

В случае, когда первые правосторонние соединительные токопроводящие дорожки 61 1 и 61 5 сканирования, сформированные на первом слое, коротко замкнуты, в результате отображаются не только линии, соответствующие первым токопроводящим дорожкам 40 1 и 40 5 сканирования, соединенным с первыми правосторонними соединительными токопроводящими дорожками 61 1 и 61 5 сканирования, но также и линии, соответствующие первым токопроводящим дорожкам сканирования, соединенные с коротко замкнутыми первыми правосторонними соединительными токопроводящими дорожками сканирования. Следовательно, устройство контроля может обнаружить короткое замыкание первых правосторонних соединительных токопроводящих дорожек 61 1 и 61 5 сканирования, сформированных на первом слое. Кроме того, в случае, когда вторая правосторонняя токопроводящая дорожка 61 4 сканирования, сформированная на втором слое, коротко замкнута, отображается не только линия, соответствующая первой токопроводящей дорожке 40 4 сканирования, соединенной со второй правосторонней соединительной токопроводящей дорожкой 61 4 сканирования, но также и линии, соответствующие первым токопроводящими дорожкам сканирования, соединенным со вторыми коротко замкнутыми правосторонними соединительными токопроводящими дорожками сканирования. Следовательно, устройство контроля может обнаружить короткое замыкание второй правосторонней соединительной токопроводящей дорожки 61 4 сканирования, сформированной на втором слое.

Подобным образом, например, когда датчик контроля приводится в контакт исключительно со второй контрольной контактной площадкой 73 для правосторонних соединительных токопроводящих дорожек сканирования и не приводится в контакт с первой контрольной контактной площадкой 71 для правосторонних соединительных токопроводящих дорожек сканирования, устройство контроля может обнаружить короткое замыкание первых правосторонних соединительных токопроводящих дорожек 61 3 и 61 7 сканирования, сформированных на первом слое, и короткое замыкание вторых правосторонних соединительных токопроводящих дорожек 61 2 и 61 6 сканирования, сформированных на втором слое.

Кроме того, управляющий сигнал для включения левосторонних переключающих элементов 74 1 -74 6 сканирования вводится на левосторонние переключающие элементы 74 1 -74 6 сканирования с управляющей контактной площадки 90. Благодаря этому включаются левосторонние переключающие элементы 74 1 -74 6 сканирования. В данном случае, например, контрольный сигнал сканирования вводится исключительно на первые левосторонние переключающие элементы 74 1 и 74 5 сканирования среди первых левосторонних переключающих элементов 74 1 , 74 3 и 74 5 сканирования, и на первый левосторонний переключающий элемент 74 3 сканирования, отличный от первых левосторонних переключающих элементов сканирования 74 1 и 74 5 , контрольный сигнал сканирования не вводится. Кроме того, контрольный сигнал сканирования вводится исключительно на второй левосторонний переключающий элемент 74 4 сканирования среди вторых левосторонних переключающих элементов 74 2 , 74 4 и 74 6 сканирования, и на вторые левосторонние переключающие элементы 74 2 и 74 6 сканирования, отличные от второго левостороннего переключающего элемента 74 4 сканирования, контрольный сигнал сканирования не вводится. Например, датчик контроля приводится в контакт исключительно с первой контрольной контактной площадкой 76 для левосторонних соединительных токопроводящих дорожек сканирования и не приводится в контакт со второй контрольной контактной площадкой 78 для левосторонних соединительных токопроводящих дорожек сканирования.

В случае, когда первые левосторонние соединительные токопроводящие дорожки 65 1 и 65 5 сканирования, сформированные на первом слое, коротко замкнуты, отображаются не только линии, соответствующие вторым токопроводящим дорожкам 41 1 и 41 5 сканирования, соединенным с первыми левосторонними соединительными токопроводящими дорожками 65 1 и 65 5 сканирования, но также и линии, соответствующие вторым токопроводящим дорожкам сканирования, соединенным с коротко замкнутыми первыми левосторонними соединительными токопроводящими дорожками сканирования. Следовательно, устройство контроля может обнаружить короткое замыкание первых левосторонних соединительных токопроводящих дорожек 65 1 и 65 5 сканирования, сформированных на первом слое. Кроме того, в случае, когда вторая левосторонняя соединительная токопроводящая дорожка 65 4 сканирования, сформированная на втором слое, коротко замкнута, отображается не только линия, соответствующая второй токопроводящей дорожке 41 4 сканирования, соединенной со второй левосторонней соединительной токопроводящей дорожкой 65 4 сканирования, но также и линии, соответствующие вторым токопроводящим дорожкам сканирования, соединенным со вторыми коротко замкнутыми левосторонними соединительными токопроводящими дорожками сканирования. Следовательно, устройство контроля может обнаружить короткое замыкание второй левосторонней соединительной токопроводящей дорожки 65 4 сканирования, сформированной на втором слое.

Подобным образом, например, когда датчик контроля приводится в контакт исключительно со второй контрольной контактной площадкой 78 для левосторонних соединительных токопроводящих дорожек сканирования и не приводится в контакт с первой контрольной контактной площадкой 76 для левосторонних соединительных токопроводящих дорожек сканирования, устройство контроля может обнаружить короткое замыкание первой левосторонней токопроводящей дорожки 65 3 сканирования, сформированной на первом слое, и короткое замыкание вторых левосторонних соединительных токопроводящих дорожек 65 2 и 65 6 сканирования, сформированных на втором слое.

В частности, когда первые удлиненные токопроводящие дорожки 53 и вторые удлиненные токопроводящие дорожки 54 отключаются в процессе отключения, часть удлиненных токопроводящих дорожек 53 и 54 может остаться без удаления. Выводы 51 сканирования и удлиненные токопроводящие дорожки 53 и 54 также могут замыкаться накоротко из-за браков при отключении, рассеивающихся в области 5 расположения выводов. Следовательно, предпочтительно проверить, являются ли выводы 51 сканирования, соединенные с правосторонними соединительными токопроводящими дорожками 61 1 -61 7 сканирования и левосторонними соединительными токопроводящими дорожками сканирования 65 1 -65 6 , электрически отключенными друг от друга. То есть контрольные сигналы сканирования вводятся на правосторонние соединительные токопроводящие дорожки 61 1 -61 7 сканирования и левосторонние соединительные токопроводящие дорожки 65 1 -65 6 сканирования с первой контрольной контактной площадки 64 для токопроводящих дорожек сканирования и второй контрольной контактной площадки 68 для токопроводящих дорожек сканирования. Соответственно, когда часть первых удлиненных токопроводящих дорожек 53 и вторых удлиненных токопроводящих дорожек 54 остается без удаления или когда выводы 51 сканирования и удлиненные токопроводящие дорожки 53 и 54 замыкаются накоротко, изображение будет отображаться на экране отображения жидкокристаллической панели 1. Следовательно, могут быть обнаружены дефекты, которые возникают в процессе отключения.

При обнаружении разрыва или короткого замыкания токопроводящей дорожки в первом процессе проверки или втором процессе проверки жидкокристаллическая панель 1, в которой был обнаружен разрыв или короткое замыкание токопроводящей дорожки, удаляется как дефектная. Поскольку монтаж драйверов на дефектные жидкокристаллические панели 1 больше не является необходимым, эффективность процесса монтажа драйверов повышается, кроме того, может быть достигнуто снижение стоимости. Следует отметить, что вместо удаления жидкокристаллических панелей 1, в которых было обнаружен разрыв или короткое замыкание токопроводящей дорожки, разрыв или короткое замыкание могут быть исправлены посредством излучения лазера или подобного в месте возникновения разрыва или короткого замыкания.

Затем после вышеупомянутого процесса проверки (первого процесса проверки, второго процесса проверки) выполняется процесс монтажа. Процесс монтажа является процессом монтажа драйвера для приведения в действие и управления токопроводящими дорожками 40 и 41 сканирования и токопроводящими дорожками 42 данных в области 5 расположения выводов подложки 2 с активной матрицей. Затем отдельные жидкокристаллические панели 1 вырезаются из материнской платы. Оптическая пленка, такая как поляризатор, приклеивается на вырезанные жидкокристаллические панели 1. Благодаря этому изготавливаются жидкокристаллические панели 1. Следует отметить, что способ изготовления жидкокристаллических панелей 1 не предназначен для ограничения посредством вышеупомянутого способа. Например, в монохромной жидкокристаллической панели цветные фильтры не должны наноситься на противоположную подложку. Кроме того, процесс проверки и процесс монтажа могут быть выполнены после вырезки отдельных жидкокристаллических панелей.

Как обсуждалось выше, в соответствии с подложкой 2 с активной матрицей настоящего варианта осуществления может быть реализована подложка с активной матрицей, которая предоставляет возможность надежного обнаружения короткого замыкания между смежными соединительными токопроводящими дорожками, сформированными на одном слое (первыми правосторонними соединительными токопроводящими дорожками сканирования, вторыми правосторонними соединительными токопроводящими дорожками сканирования, первыми левосторонними соединительными токопроводящими дорожками сканирования, вторыми левосторонними соединительными токопроводящими дорожками сканирования) посредством простой конфигурации.

Следует отметить, что в настоящем варианте осуществления была описана подложка с активной матрицей, на которой в области отображения поочередно формируются первые токопроводящие дорожки сканирования и вторые токопроводящие дорожки сканирования так, чтобы находиться параллельно друг другу, но настоящее изобретение не ограничивается этим. Например, фактически настоящее изобретение может быть применено к подложке с активной матрицей, на которой первая группа смежных друг к другу токопроводящих дорожек сканирования, каждая из которых имеет входной конец для сигналов сканирования на одном конце, и вторая группа смежных друг к другу токопроводящих дорожек сканирования, каждая из которых имеет входной конец для сигналов сканирования на противоположном конце, формируются в области отображения (например, подложка с активной матрицей, раскрытая в WO 2008/015808A, описанная в разделе «Предшествующий уровень техники»). В такой подложке с активной матрицей правосторонние соединительные токопроводящие дорожки сканирования соответственно соединяют выводы сканирования и входные концы первой группы токопроводящих дорожек сканирования, а левосторонние соединительные токопроводящие дорожки сканирования соответственно соединяют выводы сканирования и входные концы вторых токопроводящих дорожек сканирования. Кроме того, например, фактически настоящее изобретение также может быть применено к подложке с активной матрицей, на которой в качестве токопроводящих дорожек сканирования формируются исключительно токопроводящие дорожки сканирования, каждая из которых имеет входной конец для сигналов сканирования на одном конце, либо к подложке с активной матрицей, на которой в качестве токопроводящих дорожек сканирования формируются исключительно токопроводящие дорожки сканирования, каждая из которых имеет входной конец для сигналов сканирования на противоположном конце.

Кроме того, в настоящем варианте осуществления был описан пример, в котором общие электроды формируются на противоположной подложке, а общее напряжение прикладывается к общим электродам, находящимся на противоположной подложке, но настоящее изобретение не ограничивается этим. Например, фактически настоящее изобретение также может быть применено к жидкокристаллической панели типа IPS (с изменением ориентации доменов в плоскости матричного слоя), в которой общие электроды формируются на подложке с активной матрицей. В данном случае площадка перевода не должна формироваться на подложке с активной матрицей жидкокристаллической панели типа IPS. Фактически настоящее изобретение также может быть применено к жидкокристаллической панели типа MVA (с изменением ориентации нескольких доменов относительно нормали к плоскости матричного слоя), жидкокристаллической панели типа OCB (с оптически компенсируемым отклонением луча) или подобной.

Кроме того, в настоящем варианте осуществления был описан пример жидкокристаллической панели типа Cs-on-Common, в которой независимые токопроводящие дорожки накопительного конденсатора формируются в области отображения, и накопительный конденсатор формируется посредством использования этих токопроводящих дорожек накопительного конденсатора, но настоящее изобретение не ограничивается этим. То есть фактически настоящее изобретение также может быть применено к жидкокристаллической панели типа Cs-on-Gate, в которой накопительный конденсатор формируется посредством использования смежных токопроводящих дорожек сканирования. В данном случае, в жидкокристаллической панели типа Cs-on-Gate, независимые токопроводящие дорожки накопительного конденсатора не должны формироваться в области отображения. Следовательно, жидкокристаллическая панель типа Cs-on-Gate может реализовать высокое относительное отверстие.

Кроме того, в настоящем варианте осуществления был описан пример, в котором токопроводящие дорожки R данных, токопроводящие дорожки G данных и токопроводящие дорожки В данных формируются в области отображения, но настоящее изобретение не ограничивается этим. То есть токопроводящие дорожки R сканирования, токопроводящие дорожки G сканирования и токопроводящие дорожки В сканирования могут быть сформированы в области отображения. В этом случае нет необходимости обеспечивать токопроводящие дорожки данных в RGB.

Кроме того, в настоящем варианте осуществления был описан пример, в котором общая токопроводящая дорожка управления переключающими элементами для каждого из правосторонних переключающих элементов сканирования, левосторонних переключающих элементов сканирования и переключающих элементов для токопроводящих дорожек данных формируется в периферийной области токопроводящих дорожек, но настоящее изобретение не ограничивается этим. Например, отдельные токопроводящие дорожки управления переключающими элементами для каждого из правосторонних переключающих элементов сканирования, левосторонних переключающих элементов сканирования и переключающих элементов для токопроводящих дорожек данных могут быть сформированы в периферийной области токопроводящих дорожек.

Кроме того, в настоящем варианте осуществления был описан пример, в котором контрольные контактные площадки, сформированные на подложке с активной матрицей, не соединяются с контрольными контактными площадками, сформированными на другой подложке с активной матрицей, но настоящее изобретение не ограничивается этим. То есть контрольные контактные площадки, сформированные на подложке с активной матрицей, могут быть соединены с контрольными контактными площадками, сформированными на другой подложке с активной матрицей. В частности, если первая контрольная контактная площадка для токопроводящих дорожек сканирования и вторая контрольная контактная площадка для токопроводящих дорожек сканирования соединяются с контрольными контактными площадками, сформированными на другой подложке с активной матрицей, то эффективность ликвидации или рассеивания статического электричества, формирующегося на подложке с активной матрицей, увеличивается.

Более того, в настоящем варианте осуществления был описан пример, в котором контрольные контактные площадки формируются на подложке с активной матрицей, но настоящее изобретение не ограничивается этим. Например, может быть выбрана конфигурация, в которой контрольные контактные площадки формируются на подложке, отличной от подложки с активной матрицей, и на подложке с активной матрицей формируются исключительно проверочные токопроводящие дорожки, на которые могут быть введены контрольные сигналы, питающиеся от контрольных контактных площадок.

То есть настоящее изобретение не предназначено для ограничения вышеупомянутым вариантом осуществления, и в пределах объема, определенного посредством формулы изобретения, возможны различные модификации. То есть технический объем настоящего изобретения охватывает варианты осуществления, объединяющие технические средства, соответственно измененные в пределах объема, определенного посредством формулы изобретения.

Промышленная применимость

Как было описано выше, настоящее изобретение является промышленно применимым в качестве подложки с активной матрицей, устройства отображения, способа проверки подложки с активной матрицей и способа проверки устройства отображения, которые предоставляют возможность надежного обнаружения короткого замыкания между смежными соединительными токопроводящими дорожками, сформированными на одном слое, посредством простой конфигурации относительно каждого из множества слоев.

Формула изобретения

1. Подложка с активной матрицей, содержащая:

множество первых токопроводящих дорожек, сформированных параллельно друг другу в области отображения;

множество вторых токопроводящих дорожек, сформированных параллельно друг другу и так, чтобы пересекать множество первых токопроводящих дорожек в области отображения;

множество первых выводов и множество вторых выводов, расположенных в области расположения выводов;

множество первых соединительных токопроводящих дорожек, соответственно соединяющих множество первых токопроводящих дорожек и множество первых выводов; и

множество вторых соединительных токопроводящих дорожек, соответственно соединяющих множество вторых токопроводящих дорожек и множество вторых выводов, причем множество первых соединительных токопроводящих дорожек включает в себя множество третьих соединительных токопроводящих дорожек и множество четвертых соединительных токопроводящих дорожек, причем третьи соединительные токопроводящие дорожки формируются на том же слое, что и слой, на котором формируются первые токопроводящие дорожки, а по меньшей мере часть четвертых токопроводящих дорожек формируется на слое, отличном от слоя, на котором формируются первые токопроводящие дорожки с помещенным между ними изоляционным материалом, и

причем подложка с активной матрицей содержит:

множество первых переключающих элементов, соответственно соединенных с множеством третьих соединительных токопроводящих дорожек;

множество вторых переключающих элементов, соответственно соединенных с множеством четвертых соединительных токопроводящих дорожек;

первую общую токопроводящую дорожку, соединенную с первыми переключающими элементами, которые не являются смежными друг с другом среди множества первых переключающих элементов, и со вторыми переключающими элементами, которые не являются смежными друг с другом среди множества вторых переключающих элементов; и

вторую общую токопроводящую дорожку, соединенную с первыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с первой общей токопроводящей дорожкой среди множества первых переключающих элементов, и со вторыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с первой общей токопроводящей дорожкой среди множества вторых переключающих элементов.

2. Подложка с активной матрицей по п.1,

в которой множество первых токопроводящих дорожек включает в себя множество третьих токопроводящих дорожек, каждая из которых имеет входной для сигнала конец на одном конце, и множество четвертых токопроводящих дорожек, каждая из которых имеет входной для сигнала конец на противоположном конце, причем третьи токопроводящие дорожки и четвертые токопроводящие дорожки формируются в области отображения поочередно,

множество третьих соединительных токопроводящих дорожек включает в себя множество пятых соединительных токопроводящих дорожек, соответственно соединяющих множество первых выводов с входными концами, третьих токопроводящих дорожек, которые не являются смежными друг с другом среди множества третьих токопроводящих дорожек, и множество шестых соединительных токопроводящих дорожек, соответственно соединяющих множество первых выводов с входными концами четвертых токопроводящих дорожек, которые не являются смежными друг с другом среди множества четвертых токопроводящих дорожек,

множество четвертых соединительных токопроводящих дорожек включает в себя множество седьмых соединительных токопроводящих дорожек, соответственно соединяющих множество первых выводов с входными концами третьих токопроводящих дорожек, которые не являются смежными друг с другом и не соединяются с пятыми соединительными токопроводящими дорожками среди множества третьих токопроводящих дорожек, и множество восьмых соединительных токопроводящих дорожек, соответственно соединяющих множество первых выводов с входными концами четвертых токопроводящих дорожек, которые не являются смежными друг с другом и не соединяются с шестыми соединительными токопроводящими дорожками среди множества четвертых токопроводящих дорожек,

первые переключающие элементы включают в себя множество третьих переключающих элементов, соответственно соединенных с множеством пятых соединительных токопроводящих дорожек, и множество четвертых переключающих элементов, соответственно соединенных с множеством шестых соединительных токопроводящих дорожек,

вторые переключающие элементы включают в себя множество пятых переключающих элементов, соответственно соединенных с множеством седьмых соединительных токопроводящих дорожек, и множество шестых переключающих элементов, соответственно соединенных с множеством восьмых соединительных токопроводящих дорожек,

причем первая общая токопроводящая дорожка включает в себя:

третью общую токопроводящую дорожку, соединенную с третьими переключающими элементами, которые не являются смежными друг с другом среди множества третьих переключающих элементов, и с пятыми переключающими элементами, которые не являются смежными друг с другом среди множества пятых переключающих элементов, и

четвертую общую токопроводящую дорожку, соединенную с четвертыми переключающими элементами, которые не являются смежными друг с другом среди множества четвертых переключающих элементов, и с шестыми переключающими элементами, которые не являются смежными друг с другом среди множества шестых переключающих элементов, причем вторая общая токопроводящая дорожка включает в себя:

пятую общую токопроводящую дорожку, соединенную с третьими переключающими элементами, которые не являются смежными друг с другом и не соединяются с третьей общей токопроводящей дорожкой среди множества третьих переключающих элементов, и с пятыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с третьей общей токопроводящей дорожкой среди множества пятых переключающих элементов, и

шестую общую токопроводящую дорожку, соединенную с четвертыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с четвертой общей токопроводящей дорожкой среди множества четвертых переключающих элементов, и с шестыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с четвертой общей токопроводящей дорожкой среди множества шестых переключающих элементов.

3. Подложка с активной матрицей по п.2,

в которой множество третьих переключающих элементов и множество пятых переключающих элементов сформированы в периферийной области токопроводящих дорожек рядом с входными концами третьих токопроводящих дорожек, и

множество четвертых переключающих элементов и множество шестых переключающих элементов сформированы в периферийной области токопроводящих дорожек рядом с входными концами четвертых токопроводящих дорожек.

4. Подложка с активной матрицей по п.2,

в которой третья общая токопроводящая дорожка сформирована в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества пятых соединительных токопроводящих дорожек и каждую из множества седьмых соединительных токопроводящих дорожек, пятая общая токопроводящая дорожка сформирована в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества пятых соединительных токопроводящих дорожек и каждую из множества седьмых соединительных токопроводящих дорожек,

четвертая общая токопроводящая дорожка сформирована в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества шестых соединительных токопроводящих дорожек и каждую из множества восьмых соединительных токопроводящих дорожек, и

шестая общая токопроводящая дорожка сформирована в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества шестых соединительных токопроводящих дорожек и каждую из множества восьмых соединительных токопроводящих дорожек.

5. Подложка с активной матрицей по п.3,

в которой третья общая токопроводящая дорожка сформирована в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества пятых соединительных токопроводящих дорожек и каждую из множества седьмых соединительных токопроводящих дорожек, пятая общая токопроводящая дорожка сформирована в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества пятых соединительных токопроводящих дорожек и каждую из множества седьмых соединительных токопроводящих дорожек,

четвертая общая токопроводящая дорожка сформирована в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества шестых соединительных токопроводящих дорожек и каждую из множества восьмых соединительных токопроводящих дорожек, и

шестая общая токопроводящая дорожка сформирована в периферийной области токопроводящих дорожек так, чтобы пересекать каждую из множества шестых соединительных токопроводящих дорожек и каждую из множества восьмых соединительных токопроводящих дорожек.

6. Подложка с активной матрицей по любому из пп.2-5,

в которой третья общая токопроводящая дорожка и пятая общая токопроводящая дорожка являются смежными друг с другом,

четвертая общая токопроводящая дорожка и шестая общая токопроводящая дорожка являются смежными друг с другом,

по меньшей мере один из множества третьих переключающих элементов сформирован между третьей общей токопроводящей дорожкой и пятой общей токопроводящей дорожкой,

по меньшей мере один из множества пятых переключающих элементов сформирован между третьей общей токопроводящей дорожкой и пятой общей токопроводящей дорожкой,

по меньшей мере один из множества четвертых переключающих элементов сформирован между четвертой общей токопроводящей дорожкой и шестой общей токопроводящей дорожкой, и

по меньшей мере один из множества шестых переключающих элементов сформирован между четвертой общей токопроводящей дорожкой и шестой общей токопроводящей дорожкой.

7. Подложка с активной матрицей по п.6,

в которой все из множества третьих переключающих элементов сформированы между третьей общей токопроводящей дорожкой и пятой общей токопроводящей дорожкой,

все из множества пятых переключающих элементов сформированы между третьей общей токопроводящей дорожкой и пятой общей токопроводящей дорожкой,

все из множества четвертых переключающих элементов сформированы между четвертой общей токопроводящей дорожкой и шестой общей токопроводящей дорожкой, и

все из множества шестых переключающих элементов сформированы между четвертой общей токопроводящей дорожкой и шестой общей токопроводящей дорожкой.

8. Подложка с активной матрицей по любому из пп.2-5,

между третьей общей токопроводящей дорожкой и пятой общей токопроводящей дорожкой сформирована первая общая для затворов токопроводящая дорожка, соединенная с электродом затвора каждого третьего переключающего элемента и каждого пятого переключающего элемента,

третьи переключающие элементы сформированы на обеих сторонах, вмещая между собой первую общую для затворов токопроводящую дорожку,

пятые переключающие элементы сформированы на обеих сторонах, вмещая между собой первую общую для затворов токопроводящую дорожку,

между четвертой общей токопроводящей дорожкой и шестой общей токопроводящей дорожкой сформирована вторая общая для затворов токопроводящая дорожка, соединенная с электродом затвора каждого четвертого переключающего элемента и каждого шестого переключающего элемента,

четвертые переключающие элементы сформированы на обеих сторонах, вмещая между собой вторую общую для затворов токопроводящую дорожку, и

шестые переключающие элементы сформированы на обеих сторонах, вмещая между собой вторую общую для затворов токопроводящую дорожку.

9. Подложка с активной матрицей по любому из пп.2-5, дополнительно содержащая:

множество первых удлиненных токопроводящих дорожек, индивидуально проходящих от множества первых выводов, соответственно соединенных с множеством пятых соединительных токопроводящих дорожек, и множества первых выводов, соответственно соединенных с множеством седьмых соединительных токопроводящих дорожек;

седьмую общую токопроводящую дорожку, соединенную с каждой из множества первых удлиненных токопроводящих дорожек;

множество вторых удлиненных токопроводящих дорожек, индивидуально проходящих от множества первых выводов, соответственно соединенных с множеством шестых соединительных токопроводящих дорожек, и множества первых выводов, соответственно соединенных с множеством восьмых соединительных токопроводящих дорожек; и восьмую общую токопроводящую дорожку, соединенную с каждой из множества вторых удлиненных токопроводящих дорожек.

10. Подложка с активной матрицей по п.9,

в которой каждая из множества вторых токопроводящих дорожек имеет входной для сигнала конец на одном конце, и

причем подложка с активной матрицей дополнительно содержит:

множество седьмых переключающих элементов, соединенных с противоположным концом вторых токопроводящих дорожек,

девятую общую токопроводящую дорожку, соединенную с седьмыми переключающими элементами, которые не являются смежными друг с другом среди множества седьмых переключающих элементов, и

десятую общую токопроводящую дорожку, соединенную с седьмыми переключающими элементами, которые не являются смежными друг с другом и не соединяются с девятой общей токопроводящей дорожкой среди множества седьмых переключающих элементов.

11. Подложка с активной матрицей по п.1,

в которой множество первых токопроводящих дорожек включает в себя первую группу первых токопроводящих дорожек, смежных друг с другом и имеющих, каждая, входной для сигнала конец на одном конце, и вторую группу первых токопроводящих дорожек, смежных друг с другом и имеющих, каждая, входной для сигнала конец на противоположном конце, и

множество первых соединительных токопроводящих дорожек соответственно соединяет множество первых выводов и входные концы первой группы первых токопроводящих дорожек и соответственно соединяет множество первых выводов и входные концы второй группы первых токопроводящих дорожек.

12. Подложка с активной матрицей по любому из пп.1-5, в которой первые токопроводящие дорожки являются токопроводящими дорожками сканирования и вторые токопроводящие дорожки являются токопроводящими дорожками данных.

13. Устройство отображения, содержащее подложку с активной матрицей по любому из пп.1-12.

14. Устройство отображения по п.13, в котором устройство отображения является жидкокристаллическим устройством отображения.

15. Способ проверки подложки с активной матрицей по п.1 или устройства отображения, включающего в себя подложку с активной матрицей по п.1, содержащий этапы, на которых:

проверяют третьи соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на первую общую токопроводящую дорожку и вторую общую токопроводящую дорожку, при поддержании первых переключающих элементов во включенном состоянии; и

проверяют четвертые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на первую общую токопроводящую дорожку и вторую общую токопроводящую дорожку, при поддержании вторых переключающих элементов во включенном состоянии.

16. Способ проверки подложки с активной матрицей по любому из пп.2-8 или устройства отображения, включающего в себя подложку с активной матрицей по любому из пп.2-8, содержащий этапы, на которых:

проверяют пятые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании третьих переключающих элементов во включенном состоянии;

проверяют седьмые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании пятых переключающих элементов во включенном состоянии;

проверяют шестые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании четвертых переключающих элементов во включенном состоянии; и

проверяют восьмые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании шестых переключающих элементов во включенном состоянии.

17. Способ проверки подложки с активной матрицей по п.9 или устройства отображения, включающего в себя подложку с активной матрицей по п.9, содержащий этапы, на которых:

проверяют третьи токопроводящие дорожки посредством ввода контрольного сигнала с седьмой общей токопроводящей дорожки;

проверяют четвертые токопроводящие дорожки посредством ввода контрольного сигнала с восьмой общей токопроводящей дорожки;

отключают множество первых удлиненных токопроводящих дорожек и множество вторых удлиненных токопроводящих дорожек;

проверяют пятые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании третьих переключающих элементов во включенном состоянии;

проверяют седьмые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании пятых переключающих элементов во включенном состоянии;

проверяют шестые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании четвертых переключающих элементов во включенном состоянии; и

проверяют восьмые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании шестых переключающих элементов во включенном состоянии.

18. Способ проверки подложки с активной матрицей по п.10 или устройства отображения, включающего в себя подложку с активной матрицей по п.10, содержащий этапы, на которых:

проверяют третьи токопроводящие дорожки посредством ввода контрольного сигнала с седьмой общей токопроводящей дорожки;

проверяют четвертые токопроводящие дорожки посредством ввода контрольного сигнала с восьмой общей токопроводящей дорожки;

проверяют вторые токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на девятую общую токопроводящую дорожку и десятую общую токопроводящую дорожку, при поддержании седьмых переключающих элементов во включенном состоянии;

отключают множество первых удлиненных токопроводящих дорожек и множество вторых удлиненных токопроводящих дорожек;

проверяют пятые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании третьих переключающих элементов во включенном состоянии;

проверяют седьмые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на третью общую токопроводящую дорожку и пятую общую токопроводящую дорожку, при поддержании пятых переключающих элементов во включенном состоянии;

проверяют шестые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании четвертых переключающих элементов во включенном состоянии; и

проверяют восьмые соединительные токопроводящие дорожки посредством ввода взаимно независимых контрольных сигналов на четвертую общую токопроводящую дорожку и шестую общую токопроводящую дорожку, при поддержании шестых переключающих элементов во включенном состоянии.

РИСУНКИ